-
公开(公告)号:CN103152048B
公开(公告)日:2016-08-10
申请号:CN201310057399.2
申请日:2013-02-22
Applicant: 东南大学
IPC: H03M1/38
Abstract: 本发明公开了一种差分输入逐次逼近型模数转换方法,其中的开关电容网络包括与输出二进制编码位数相同数量的电容对,通过对开关的时序全新安排,省去了传统SAR型ADC开关电容网络中的补偿电容,因此最高位电容值减小一半,整个总电容也降低50%。随着电容的减小充放电电流也相应减少,从而降低了整体功耗。同时也减少了芯片面积,提高了经济效益。在转换过程中,比较器输入端的共模电压变化量与传统结构相比,仅为其中N为模数转换器位数,Vref=VH?VL。
-
公开(公告)号:CN103762980A
公开(公告)日:2014-04-30
申请号:CN201410037061.5
申请日:2014-01-26
Applicant: 东南大学
IPC: H03M1/08
Abstract: 本发明公开了一种高稳定性噪声抑制增强∑Δ调制器结构,在传统的∑Δ调制器结构上增加了z域传输函数为G(z)=z-1的噪声抑制增强单元,∑Δ调制器结构中量化器输出和量化器输入的差值与前向通道的积分环路的输出作和,该和值作为噪声抑制增强单元的输入,噪声抑制增强单元的输出作为量化器的输入。该结构能在不增加积分器个数或者减少积分器个数的情况下,使得噪声得到更高阶抑制,同时,结合改变的积分器函数使得高阶调制器对增益误差更加不敏感,噪声得到高阶抑制的同时使得调制器结构更加稳定。
-
公开(公告)号:CN103152048A
公开(公告)日:2013-06-12
申请号:CN201310057399.2
申请日:2013-02-22
Applicant: 东南大学
IPC: H03M1/38
Abstract: 本发明公开了一种差分输入逐次逼近型模数转换器,其中的开关电容网络包括与输出二进制编码位数相同数量的电容对,通过对开关的时序全新安排,省去了传统SAR型ADC开关电容网络中的补偿电容,因此最高位电容值减小一半,整个总电容也降低50%。随着电容的减小充放电电流也相应减少,从而降低了整体功耗。同时也减少了芯片面积,提高了经济效益。在转换过程中,比较器输入端的共模电压变化量与传统结构相比,仅为其中N为模数转换器位数,Vref=VH-VL。
-
公开(公告)号:CN104270150B
公开(公告)日:2017-09-15
申请号:CN201410476642.9
申请日:2014-09-17
Applicant: 东南大学
IPC: H03M1/12
Abstract: 本发明公开了一种应用于流水线模数转换器的高速低功耗基准电压输出缓冲器,包括缓冲器反馈运放、共模反馈电路、输出缓冲器和电阻分压电路;电阻分压电路包括分压反馈运放、串联分压电阻和反馈尾电流管;输出缓冲器包括缓冲器和镜像电路;缓冲器反馈运放具有互补输入结构,缓冲器反馈运放与共模反馈电路相结合形成一个全差分运放,为正/负参考电平支路提供反馈回路,且将两个支路的尾电流合并。本发明在现有基准电压输出缓冲器基础上,对缓冲器反馈运放进行改进,通过互补型的输入结构,同时输入两个分压电路提供的参考电平以及两个反馈电平,将两个双输入单输出运放替换成经改进的全差分运放,且只使用一个缓冲器,节省了功耗以及芯片面积。
-
-
-
公开(公告)号:CN103762962A
公开(公告)日:2014-04-30
申请号:CN201410001389.1
申请日:2014-01-03
Applicant: 东南大学
IPC: H03K5/22
Abstract: 本发明公开了一种低失调的预放大锁存比较器,包括基础预放大锁存比较器、失调补偿对管、失调校准开关和失调校准控制电路,所述基础预放大锁存比较器包括第一级的预放大器、第二级的锁存器,所述失调补偿对管包括失调调整管,所述失调调整管并联在预放大器的输出端,通过改变失调调整管的栅压来调整整个比较器的失调电压;所述失调校准控制电路采用数字双向移位器存储失调信息并控制失调补偿电路进行失调校准。本发明提供的低失调的预放大锁存比较器,在现有的预放大锁存比较器的基础上加入了基于数字存储和控制的失调校准控制电路,能够将预放大锁存比较器的失调减小到原来的1/N,经过校准后的比较器大幅度地减小了失调。
-
公开(公告)号:CN103762962B
公开(公告)日:2016-01-20
申请号:CN201410001389.1
申请日:2014-01-03
Applicant: 东南大学
IPC: H03K5/22
Abstract: 本发明公开了一种低失调的预放大锁存比较器,包括基础预放大锁存比较器、失调补偿对管、失调校准开关和失调校准控制电路,所述基础预放大锁存比较器包括第一级的预放大器、第二级的锁存器,所述失调补偿对管包括失调调整管,所述失调调整管并联在预放大器的输出端,通过改变失调调整管的栅压来调整整个比较器的失调电压;所述失调校准控制电路采用数字双向移位器存储失调信息并控制失调补偿电路进行失调校准。本发明提供的低失调的预放大锁存比较器,在现有的预放大锁存比较器的基础上加入了基于数字存储和控制的失调校准控制电路,能够将预放大锁存比较器的失调减小到原来的1/N,经过校准后的比较器大幅度地减小了失调。
-
公开(公告)号:CN103166644B
公开(公告)日:2016-01-13
申请号:CN201310126391.7
申请日:2013-04-11
Applicant: 东南大学
IPC: H03M1/38
Abstract: 本发明公开了一种低功耗逐次逼近型模数转换器及其转换方法,其开关电容网络包括比输出二进制编码数量少一个的电容对,通过对开关的时序全新安排及在比较过程中引入共模电平Vcm,省去了传统逐次逼近型模数转换器开关电容网络中的补偿电容,达到了N-1个电容对实现分辨率为N位的效果,通过较传统逐次逼近型模数转换器少了最高位和次高位两个电容对,整个总电容也降低75%。随着电容的减小,充放电电流也相应减小,从而降低了整体功耗,并且也减少了芯片面积,提高了经济效益。转换过程中,比较器输入端的共模电压变化量与传统结构相比,仅为,共模抖动非常小。
-
公开(公告)号:CN104270150A
公开(公告)日:2015-01-07
申请号:CN201410476642.9
申请日:2014-09-17
Applicant: 东南大学
IPC: H03M1/12
Abstract: 本发明公开了一种应用于流水线模数转换器的高速低功耗基准电压输出缓冲器,包括缓冲器反馈运放、共模反馈电路、输出缓冲器和电阻分压电路;电阻分压电路包括分压反馈运放、串联分压电阻和反馈尾电流管;输出缓冲器包括缓冲器和镜像电路;缓冲器反馈运放具有互补输入结构,缓冲器反馈运放与共模反馈电路相结合形成一个全差分运放,为正/负参考电平支路提供反馈回路,且将两个支路的尾电流合并。本发明在现有基准电压输出缓冲器基础上,对缓冲器反馈运放进行改进,通过互补型的输入结构,同时输入两个分压电路提供的参考电平以及两个反馈电平,将两个双输入单输出运放替换成经改进的全差分运放,且只使用一个缓冲器,节省了功耗以及芯片面积。
-
-
-
-
-
-
-
-
-