-
公开(公告)号:CN105843774A
公开(公告)日:2016-08-10
申请号:CN201610170062.6
申请日:2016-03-23
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: G06F15/7878 , G06F15/8023
Abstract: 本发明公开了一种动态多模式可配的可重构计算单元结构,应用于可重构处理器系统中。可重构处理器系统主要包括三部分:数据模块、配置模块和可重构阵列。该可重构处理器包含四个可重构阵列,每个可重构计算阵列包含48个同构计算单元。每个计算单元之间的路由结构根据配置信息实现,实现同一可重构阵列中加、减、乘、除并行执行;相较于传统的可重构计算单元结构,该结构通过精细化配置,可以高效地实现加、减、乘、除四种运算;面向不同算子,可将阵列中计算单元进行组合,从而高效地实现多种不同算法,提高了可重构处理器系统的吞吐率、灵活性和计算效率。
-
公开(公告)号:CN105634567A
公开(公告)日:2016-06-01
申请号:CN201510971354.5
申请日:2015-12-21
Applicant: 东南大学—无锡集成电路技术研究所
CPC classification number: H04B7/0413 , G06F15/7867
Abstract: 本发明公开了一种面向MIMO检测系统的可重构计算单元微结构及配置机制,相比于传统的计算单元微结构具有更高效的流水结构和更灵活的配置机制。整个计算单元微结构由多级流水级构成,每级流水级中的每个基本操作单元都有对应的配置位。通过精细化的配置控制每级流水级,实现多种不同的运算功能,既提高了系统吞吐率又具有很强的灵活性。
-
公开(公告)号:CN105634567B
公开(公告)日:2018-09-07
申请号:CN201510971354.5
申请日:2015-12-21
Applicant: 东南大学—无锡集成电路技术研究所
IPC: H04B7/0413 , G06F15/78
Abstract: 本发明公开了一种面向MIMO检测系统的可重构计算单元微结构及配置机制,相比于传统的计算单元微结构具有更高效的流水结构和更灵活的配置机制。整个计算单元微结构由多级流水级构成,每级流水级中的每个基本操作单元都有对应的配置位。通过精细化的配置控制每级流水级,实现多种不同的运算功能,既提高了系统吞吐率又具有很强的灵活性。
-
公开(公告)号:CN104679670B
公开(公告)日:2018-01-30
申请号:CN201510104566.3
申请日:2015-03-10
Applicant: 东南大学
IPC: G06F12/084
Abstract: 本发明公开了一种面向快速傅里叶变换和有限冲击响应算法的共享数据缓存结构及管理方法,其结构包括:片内外数据传输控制器,用于仲裁外部存储器与可重构单元共享存储器之间的数据传输;可重构单元共享存储器,用于存储可重构阵列运算需要的数据,以及可重构阵列的计算结果;可重构处理器,包含多个可重构阵列,用于进行算术逻辑运算;片上配置信息存储器,用于存储可重构单元共享存储器、片内外数据传输控制器以及可重构处理器的配置信息。本发明提供了用于多个可重构阵列之间共享数据的控制方法,对可重构单元共享存储器进行了特殊处理,减少了访存冲突,节省了可重构系统处理数据的时间,提高了大规模可重构阵列的性能。
-
公开(公告)号:CN105790809A
公开(公告)日:2016-07-20
申请号:CN201610101435.4
申请日:2016-02-24
Applicant: 东南大学
CPC classification number: H04B7/0413 , H04L25/024
Abstract: 本发明公开了一种面向MIMO信道检测系统中粗粒度可重构阵列及路由结构,系统由14个粗粒度可重构计算域组成,每个粗粒度可重构计算域包括:多层次高效路由结构,多模式可重构计算阵列结构和多功能加速模块;多模式可重构计算阵列结构由8*2个可配置计算单元微结构组成,多功能加速模块由除法加速块和排序加速块组成;除法加速块用于LU分解中消元系数的求解,而排序加速块用于K?best算法中对每个部分欧几里得距离的排序;可配置计算单元微结构是组成多模式可重构计算阵列结构的最小单元。本发明既可以满足基带信号处理中多种算法之间切换的灵活性,同时又能满足在大规模移动通信中更高的数据吞吐率、更多天线数的需求。
-
公开(公告)号:CN104820659A
公开(公告)日:2015-08-05
申请号:CN201510281857.X
申请日:2015-05-28
Applicant: 东南大学
Abstract: 一种面向粗粒度可重构系统的多模式动态可配高速访存接口,基于传统的访存接口,增加了访问模式可配置功能:针对不同的数据分布类型,可以在系统运行过程中,动态地配置成相应的四种访问模式。包括:单数据传输模式、猝发数据传输模式、二维数据传输模式、链式数据传输模式。此访存接口可以根据配置信息和数据分布形式,提前向片外同步动态存储器发起多个数据访问请求,从而减少数据和配置的访问延迟。
-
公开(公告)号:CN105843774B
公开(公告)日:2018-10-02
申请号:CN201610170062.6
申请日:2016-03-23
Applicant: 东南大学—无锡集成电路技术研究所
Abstract: 本发明公开了一种动态多模式可配的可重构计算单元结构,应用于可重构处理器系统中。可重构处理器系统主要包括三部分:数据模块、配置模块和可重构阵列。该可重构处理器包含四个可重构阵列,每个可重构计算阵列包含48个同构计算单元。每个计算单元之间的路由结构根据配置信息实现,实现同一可重构阵列中加、减、乘、除并行执行;相较于传统的可重构计算单元结构,该结构通过精细化配置,可以高效地实现加、减、乘、除四种运算;面向不同算子,可将阵列中计算单元进行组合,从而高效地实现多种不同算法,提高了可重构处理器系统的吞吐率、灵活性和计算效率。
-
公开(公告)号:CN105790809B
公开(公告)日:2018-08-21
申请号:CN201610101435.4
申请日:2016-02-24
Applicant: 东南大学
IPC: H04B7/0413 , H04L25/02
Abstract: 本发明公开了一种面向MIMO信道检测系统中粗粒度可重构阵列及路由结构,系统由14个粗粒度可重构计算域组成,每个粗粒度可重构计算域包括:多层次高效路由结构,多模式可重构计算阵列结构和多功能加速模块;多模式可重构计算阵列结构由8*2个可配置计算单元微结构组成,多功能加速模块由除法加速块和排序加速块组成;除法加速块用于LU分解中消元系数的求解,而排序加速块用于K‑best算法中对每个部分欧几里得距离的排序;可配置计算单元微结构是组成多模式可重构计算阵列结构的最小单元。本发明既可以满足基带信号处理中多种算法之间切换的灵活性,同时又能满足在大规模移动通信中更高的数据吞吐率、更多天线数的需求。
-
公开(公告)号:CN104820659B
公开(公告)日:2018-01-02
申请号:CN201510281857.X
申请日:2015-05-28
Applicant: 东南大学
Abstract: 一种面向粗粒度可重构系统的多模式动态可配高速访存接口,基于传统的访存接口,增加了访问模式可配置功能:针对不同的数据分布类型,可以在系统运行过程中,动态地配置成相应的四种访问模式。包括:单数据传输模式、猝发数据传输模式、二维数据传输模式、链式数据传输模式。此访存接口可以根据配置信息和数据分布形式,提前向片外同步动态存储器发起多个数据访问请求,从而减少数据和配置的访问延迟。
-
公开(公告)号:CN104679670A
公开(公告)日:2015-06-03
申请号:CN201510104566.3
申请日:2015-03-10
Applicant: 东南大学
Abstract: 本发明公开了一种面向快速傅里叶变换和有限冲击响应算法的共享数据缓存结构及管理方法,其结构包括:片内外数据传输控制器,用于仲裁外部存储器与可重构单元共享存储器之间的数据传输;可重构单元共享存储器,用于存储可重构阵列运算需要的数据,以及可重构阵列的计算结果;可重构处理器,包含多个可重构阵列,用于进行算术逻辑运算;片上配置信息存储器,用于存储可重构单元共享存储器、片内外数据传输控制器以及可重构处理器的配置信息。本发明提供了用于多个可重构阵列之间共享数据的控制方法,对可重构单元共享存储器进行了特殊处理,减少了访存冲突,节省了可重构系统处理数据的时间,提高了大规模可重构阵列的性能。
-
-
-
-
-
-
-
-
-