-
公开(公告)号:CN117526910A
公开(公告)日:2024-02-06
申请号:CN202311381983.3
申请日:2023-10-24
Applicant: 东南大学
Abstract: 本发明公开了一种应用于数字峰值电流模buck的分段式DPWM电路,包括延迟粗调模块,延迟细调模块,或门以及补偿控制器,补偿控制器将ADC_VO与基准电压进行比较得到输出信号Vc,所述延迟粗调模块根据信号Vc,时钟信号和ADC_ViL进行DPWM调制产生信号pwm0;所述延迟细调模块对时钟信号进行时钟移相,产生X路时钟信号,并根据第x路时钟信号,ADC_ViL和Vc进行DPWM调制产生与第x路时钟信号对应的pwmx信号,然后根据复位信号和模数转换关系选择第n路pwmn信号进行输出,将pwm0与pwmn输入至或门,得到最终的pwm信号。本发明可以实现高精度的DPWM架构,提高系统稳定性。