-
公开(公告)号:CN102137407A
公开(公告)日:2011-07-27
申请号:CN201110054996.0
申请日:2011-03-08
Applicant: 东南大学
IPC: H04W16/22
CPC classification number: H04W16/22
Abstract: 一种基于物理层抽象算法的异构网动态系统级仿真方法,针对LTE蜂窝移动通信网络与基于Wi-Fi无线传输标准协议802.11n的下一代高速无线局域网的异构网融合,利用物理层抽象算法,将复杂物理层的链路仿真简化、抽象为一个简单的一元带参数函数,屏蔽了物理层协议的细节,将802.11n和LTE不同的物理层,抽象为统一的空中接口模型,作为跨层模块。本发明提出了一种基于物理层抽象算法的异构网动态系统级仿真方法,实现了动态的系统级仿真,并且极大地降低了计算复杂度。
-
公开(公告)号:CN101526924A
公开(公告)日:2009-09-09
申请号:CN200910026402.8
申请日:2009-04-22
Applicant: 东南大学
Abstract: 本发明提供一种优化数字信号处理芯片数据访问的方法,基于图像处理程序访问数据的顺序性和局部性,在DSP芯片的片上存储空间分配两个输入缓冲区——第一输入缓冲区A、第二输入缓冲区B和两个输出缓冲区——第一输出缓冲区C、第二输出缓冲区B,利用直接存储器访问(DMA)方式在缓冲区A和B之间、C和D之间实现数据的“乒乓操作”,从而使得程序访问图像数据时,只需要不断的从DSP芯片的片上存储空间的缓冲区中读取,而不需直接读取DSP芯片的片外存储空间的数据,避免了系统的长时间等待读写片外存储器数据现象的出现,克服了读写片外存储器速度慢的缺点,减少了系统的数据等待时间和Cache冲突产生的次数,从而大幅提高了系统的性能。
-
公开(公告)号:CN102137407B
公开(公告)日:2014-02-05
申请号:CN201110054996.0
申请日:2011-03-08
Applicant: 东南大学
IPC: H04W16/22
CPC classification number: H04W16/22
Abstract: 一种基于物理层抽象算法的异构网动态系统级仿真方法,针对LTE蜂窝移动通信网络与基于Wi-Fi无线传输标准协议802.11n的下一代高速无线局域网的异构网融合,利用物理层抽象算法,将复杂物理层的链路仿真简化、抽象为一个简单的一元带参数函数,屏蔽了物理层协议的细节,将802.11n和LTE不同的物理层,抽象为统一的空中接口模型,作为跨层模块。本发明提出了一种基于物理层抽象算法的异构网动态系统级仿真方法,实现了动态的系统级仿真,并且极大地降低了计算复杂度。
-
公开(公告)号:CN102123411A
公开(公告)日:2011-07-13
申请号:CN201110054999.4
申请日:2011-03-08
Applicant: 东南大学
CPC classification number: H04L1/203 , H04L27/2647
Abstract: 一种基于WLAN和LTE异构网融合链路性能感知方法,基于无线局域网WLAN和长期演进LTE异构网融合而设计,确定无线网络中多种信道参数下的码块的平均实时块互信息MI以及无线网络通信系统的误包率PER,通过函数模型建立平均实时块互信息MI与误包率PER的映射关系,根据PER与平均实时块互信息MI的映射关系,实现对链路性能的感知。本发明为一种改进的链路性能感知方法,它可以简化无线通信系统物理层链路性能感知模型,进行简易、准确的链路性能感知。
-
公开(公告)号:CN102123411B
公开(公告)日:2014-02-26
申请号:CN201110054999.4
申请日:2011-03-08
Applicant: 东南大学
CPC classification number: H04L1/203 , H04L27/2647
Abstract: 一种基于WLAN和LTE异构网融合链路性能感知方法,基于无线局域网WLAN和长期演进LTE异构网融合而设计,确定无线网络中多种信道参数下的码块的平均实时块互信息MI以及无线网络通信系统的误包率PER,通过函数模型建立平均实时块互信息MI与误包率PER的映射关系,根据PER与平均实时块互信息MI的映射关系,实现对链路性能的感知。本发明为一种改进的链路性能感知方法,它可以简化无线通信系统物理层链路性能感知模型,进行简易、准确的链路性能感知。
-
公开(公告)号:CN101526924B
公开(公告)日:2010-09-08
申请号:CN200910026402.8
申请日:2009-04-22
Applicant: 东南大学
Abstract: 本发明提供一种优化数字信号处理芯片数据访问的方法,基于图像处理程序访问数据的顺序性和局部性,在DSP芯片的片上存储空间分配两个输入缓冲区——第一输入缓冲区A、第二输入缓冲区B和两个输出缓冲区——第一输出缓冲区C、第二输出缓冲区B,利用直接存储器访问(DMA)方式在缓冲区A和B之间、C和D之间实现数据的“乒乓操作”,从而使得程序访问图像数据时,只需要不断的从DSP芯片的片上存储空间的缓冲区中读取,而不需直接读取DSP芯片的片外存储空间的数据,避免了系统的长时间等待读写片外存储器数据现象的出现,克服了读写片外存储器速度慢的缺点,减少了系统的数据等待时间和Cache冲突产生的次数,从而大幅提高了系统的性能。
-
-
-
-
-