-
公开(公告)号:CN101478300B
公开(公告)日:2010-09-15
申请号:CN200910029129.4
申请日:2009-01-06
Applicant: 东南大学
IPC: H03K5/156
Abstract: 数字时钟占空比校准电路主要应用于高速数据通信系统及数字信号处理系统中(例如高速数据存储器、流水线型处理器等)对系统时钟的占空比进行校正,该电路中输入缓冲级(10)的输入端接待校准的原始输入时钟信号(CKI);输入缓冲级(10)的输出端信号为缓冲后的输入时钟信号(CKB),半周期延迟线HCDL(20)的输出端信号即半周期延迟时钟信号(CKD),以及匹配延迟线(30)的输出端信号即匹配延时时钟信号(CKM)分别接RS触发器(40)的复位输入端R和置位输入端S;RS触发器(40)的输出端Q处信号即为校准后的具有50%占空比校准时钟信号(CKO);输入缓冲级(10)的作用是保障时钟信号对后续电路的扇出能力。
-
公开(公告)号:CN101478300A
公开(公告)日:2009-07-08
申请号:CN200910029129.4
申请日:2009-01-06
Applicant: 东南大学
IPC: H03K5/156
Abstract: 数字时钟占空比校准电路主要应用于高速数据通信系统及数字信号处理系统中(例如高速数据存储器、流水线型处理器等)对系统时钟的占空比进行校正,该电路中输入缓冲级(10)的输入端接待校准的原始输入时钟信号(CKI);输入缓冲级(10)的输出端信号为缓冲后的输入时钟信号(CKB),半周期延迟线HCDL(20)的输出端信号即半周期延迟时钟信号(CKD),以及匹配延迟线(30)的输出端信号即匹配延时时钟信号(CKM)分别接RS触发器(40)的复位输入端R和置位输入端S;RS触发器(40)的输出端Q处信号即为校准后的具有50%占空比校准时钟信号(CKO);输入缓冲级(10)的作用是保障时钟信号对后续电路的扇出能力。
-