层叠体的制造方法、高分子薄膜的制造方法及层叠体

    公开(公告)号:CN116829272A

    公开(公告)日:2023-09-29

    申请号:CN202280010180.4

    申请日:2022-01-17

    Abstract: 提供高效且均匀地制造具有形成有多个特定形状的贯通孔的高分子皮膜的层的层叠体的方法。本发明的层叠体的制造方法中,层叠体具有形成有多个特定形状的贯通孔的高分子皮膜的层,制造方法中,配置在一侧的面形成有多个凹部、且前述凹部的开口形状为前述高分子皮膜的贯通孔的特定形状的模具,在前述模具的形成有凹部的面涂布涂布材料,在涂布于前述凹部以外的部分的涂布材料残留于模具的表面的同时,使涂布于前述凹部部分的涂布材料落入凹部之中,将前述涂布材料干燥从而形成与前述凹部对应的部分成为贯通孔的高分子皮膜,隔着前述高分子皮膜将前述支承体按压于前述模具,将前述高分子皮膜与前述支承体一起从前述模具剥离。

    分离膜元件
    2.
    发明公开

    公开(公告)号:CN108495702A

    公开(公告)日:2018-09-04

    申请号:CN201780008115.7

    申请日:2017-01-27

    CPC classification number: B01D63/00

    Abstract: 本发明提供兼有分离膜元件的制造工序稳定化、与分离膜元件的高造水化的装填有凹凸片状物的分离膜元件。本发明涉及一种分离膜元件,其具有分离膜、和配置在上述分离膜的透过侧的透过侧流路部件,上述透过侧流路部件为在至少一个面具有凹凸的开孔片状物,上述凹凸中的凸部为密开孔区域,凹部为疏开孔区域。

    电气绝缘性薄片的除电装置、除电方法和制造方法

    公开(公告)号:CN101112131A

    公开(公告)日:2008-01-23

    申请号:CN200680003557.4

    申请日:2006-01-24

    Abstract: 一种电气绝缘性薄片的除电装置,具有相对于电气绝缘性薄片的移动路径,沿该薄片的移动方向间隔设置的至少2个除电单元,该各除电单元具有配置在所述薄片的第1面侧的第1电极单元、与配置在所述薄片的第2面侧的第2电极单元,所述第1电极单元具有第1离子生成电极,所述第2电极单元具有与所述第1离子生成电极相对配置的第2离子生成电极,其中,在所述各除电单元中,所述第1离子生成电极与所述第2离子生成电极具有赋予直流的离子生成电极间电位差的关系,当所述除电单元的总数为n(n为2以上的整数)时,n个所述除电单元中、n/4个以上(小数点以下进位)的所述除电单元中的所述离子生成电极间电位差与其它所述除电单元中的所述离子生成电极间电位差具有彼此成逆极性电位差的关系。

    树脂结构体及树脂结构体的制造方法

    公开(公告)号:CN111712380B

    公开(公告)日:2022-08-30

    申请号:CN201980012833.0

    申请日:2019-02-06

    Abstract: 本发明提供具备优异的拒液性和其拒液性不因外界条件而降低的优异耐久性的树脂结构体。本发明的树脂结构体为包含基层和由多根纤维构成的纤维层的具有拒液性的结构体,上述纤维层由大致垂直部和大致平行部构成,大致垂直部存在于靠近上述基层的侧,且上述大致垂直部中的上述纤维以大致垂直于上述基层的表面的状态延伸存在,上述大致平行部存在于远离上述基层的侧,且上述大致平行部中的上述纤维以大致平行于上述基层的表面的状态延伸存在,构成上述纤维层的上述纤维中的全部均结合于上述基层的表面而从基层的表面延伸存在。

    分离膜元件
    7.
    发明公开

    公开(公告)号:CN109070002A

    公开(公告)日:2018-12-21

    申请号:CN201780025214.6

    申请日:2017-04-24

    Abstract: 本发明涉及一种分离膜元件,是具有分离膜、和在分离膜的透过侧配置的透过侧流路件的分离膜元件,透过侧流路件为在至少一方的面具有凹凸的凹凸片状物,凹凸片状物由沿厚度方向的贯通孔所形成的开孔区域、和除该开孔区域以外的非开孔区域构成,凹凸片状物的凹部中的贯通孔的数量相对于存在于凹凸片状物的贯通孔的总数的比例为80%以上。

    薄膜卷体及其制造方法
    8.
    发明授权

    公开(公告)号:CN1270951C

    公开(公告)日:2006-08-23

    申请号:CN01802852.7

    申请日:2001-09-18

    Abstract: 本发明通过使薄膜卷体至少在卷成卷状的薄膜的宽度方向的一部分具有最大宽度与最小宽度之差在10mm以内的带电处理部,可以获得一种能够同时实现防止明显的参差不齐和使空气从端部排出,而且不会发生端面的参差不齐或皱纹、变形和偏心等现象的薄膜卷体。另外,本发明的薄膜卷体可按下述方法制造,即:按预定的时间周期间歇地进行带电处理,而且在一时间周期内进行该带电处理的时间所占的比例为10-80%。本发明的薄膜卷体具有强的附着力,在蒸镀机中进行抽真空时也不会产生参差不齐,在作为蒸镀用的原料膜卷使用时特别优良,也适合在磁带、包装材料和电容器等方面的广阔领域中使用。

Patent Agency Ranking