卫星数据传输与广播数据分发一体化装置

    公开(公告)号:CN113438013A

    公开(公告)日:2021-09-24

    申请号:CN202110740985.1

    申请日:2021-06-30

    Abstract: 本发明公开了一种卫星数据传输与广播数据分发一体化装置,其中电源模块经EMI滤波器滤波,DC/DC变换器变换后产生其他模块所需要的二次电源;编码调制模块完成前端高速数据的接收和广播分发数据的接收,经编码、加扰、调制、滤波以及高速DAC产生中频信号;中频信号经放大滤波后进入通道选择模块,根据指令进入上变频模块,经混频、放大、滤波后输出;接口模块完成整个装置的遥控数据的接收,并控制各个模块的工作状态,采集各个模块的数字量遥测和模拟量遥测,将其打包通过CAN总线发送至上位机;内部连接器负责各路二次电源、遥测信号、遥控信号等各种内部信号的传输。本发明实现了卫星多模式多频段多速率数传功能和数据分发功能。

    星载可再生转发的解调调制系统

    公开(公告)号:CN114826381B

    公开(公告)日:2024-02-27

    申请号:CN202210446586.9

    申请日:2022-04-26

    Abstract: 本发明提供了一种星载可再生转发的解调调制系统,包括电源变换电路,用于将外部输入电源的电压按一定时序转换为各电路所需的高精度电压值;高速ADC电路,用于完成中频调制信号的实时采集,将中频调制信号转换为高速调制数字信息发送至SRAM型FPGA电路;配置电路,用于SRAM型FPGA电路配置信息的加载、动态刷新和在轨重构,接收遥控信号并采集遥测信号;SRAM型FPGA电路中加载有接收再生转发FPGA程序;高速DAC电路,用于完成SRAM型FPGA电路输出的处理后的高速调制数据进行数模转换,并将处理后的高速调制数据转换为中频调制信号输出。本发明能够实现多种速率数据传输,通过接收数据进行自动学习训练,实现码本的提取,完成数据比对和纠错,将星间的传输带宽提升至Gbps以上。

    航天用编码调制器
    3.
    发明公开

    公开(公告)号:CN110492975A

    公开(公告)日:2019-11-22

    申请号:CN201910798769.5

    申请日:2019-08-27

    Abstract: 本发明提供了一种航天用编码调制器,本发明加入多模式设计,可根据指令来选择不同的信道编码和映射调制方式,以适应不同的工作模式需求;加入多速率设计,首先结合DDS原理与分频交错思想,可实现任意小数倍、整数倍分频、多时钟输出,然后通过插值滤波器与抽插滤波器配合使用实现任意数据速率输入同一采样速率输出,保证信道带外抑制的同时使用同一中频载波输出;加入了抗干扰处理策略,可对外部指令的进行高可靠解析、匹配;加入时钟可靠性监控策略,可对输出时钟状态进行检测与自恢复;最后加入通用化设计,通过工作模式指令统一调度,其多模式信道编码模块、映射模块及多速率成型滤波模块皆可修改、添加及扩展,通用性好,可移植性佳。

    一种适用于宇航通信的速率自适应型LDPC译码器

    公开(公告)号:CN109889209B

    公开(公告)日:2023-05-19

    申请号:CN201910178254.5

    申请日:2019-03-08

    Abstract: 本发明公开了一种适用于宇航通信的速率自适应型LDPC译码器,包括:输入数据处理模块、迭代译码模块和输出数据处理模块,输入数据处理模块包括帧同步检测单元、FIFO存储器和空帧填充单元,数据流输入帧同步检测单元,帧同步检测单元对数据做帧同步检测,并将同步的数据帧送入FIFO存储器,根据FIFO存储器的满状态标记和空状态标记,空帧填充单元从FIFO存储器读取数据帧或填充空帧送入迭代译码模块;经迭代译码模块译码后,输出数据处理模块对迭代译码后的数据做硬判决并组帧输出。本发明通过对输入数据填充空帧,实现单一主时钟自适应处理不同速率数据的译码运算。

    卫星数据传输与广播数据分发一体化装置

    公开(公告)号:CN113438013B

    公开(公告)日:2022-11-04

    申请号:CN202110740985.1

    申请日:2021-06-30

    Abstract: 本发明公开了一种卫星数据传输与广播数据分发一体化装置,其中电源模块经EMI滤波器滤波,DC/DC变换器变换后产生其他模块所需要的二次电源;编码调制模块完成前端高速数据的接收和广播分发数据的接收,经编码、加扰、调制、滤波以及高速DAC产生中频信号;中频信号经放大滤波后进入通道选择模块,根据指令进入上变频模块,经混频、放大、滤波后输出;接口模块完成整个装置的遥控数据的接收,并控制各个模块的工作状态,采集各个模块的数字量遥测和模拟量遥测,将其打包通过CAN总线发送至上位机;内部连接器负责包括各路二次电源、遥测信号、遥控信号在内的内部信号的传输。本发明实现了卫星多模式多频段多速率数传功能和数据分发功能。

    星载可再生转发的解调调制系统

    公开(公告)号:CN114826381A

    公开(公告)日:2022-07-29

    申请号:CN202210446586.9

    申请日:2022-04-26

    Abstract: 本发明提供了一种星载可再生转发的解调调制系统,包括电源变换电路,用于将外部输入电源的电压按一定时序转换为各电路所需的高精度电压值;高速ADC电路,用于完成中频调制信号的实时采集,将中频调制信号转换为高速调制数字信息发送至SRAM型FPGA电路;配置电路,用于SRAM型FPGA电路配置信息的加载、动态刷新和在轨重构,接收遥控信号并采集遥测信号;SRAM型FPGA电路中加载有接收再生转发FPGA程序;高速DAC电路,用于完成SRAM型FPGA电路输出的处理后的高速调制数据进行数模转换,并将处理后的高速调制数据转换为中频调制信号输出。本发明能够实现多种速率数据传输,通过接收数据进行自动学习训练,实现码本的提取,完成数据比对和纠错,将星间的传输带宽提升至Gbps以上。

    全数字调制的星载编码调制系统及方法

    公开(公告)号:CN112398581B

    公开(公告)日:2021-06-04

    申请号:CN202011135422.1

    申请日:2020-10-21

    Abstract: 本发明提供了一种全数字调制的星载编码调制系统及方法,该系统包括:电源变换电路、高速接口电路、时钟电路、配置电路、SRAM型FPGA电路、高速DAC电路以及中频处理电路;电源变换电路用于将外部输入电源电压转换为各电路所需的电压值;SRAM型FPGA电路对接收到的外部输入数据进行编码、加扰、Farrow抽取滤波、数字调制处理之后,传输给高速DAC电路;高速DAC电路根据时钟电路提供的工作时钟生成中频信号,并将中频信号转换为模拟信号后发送给中频处理电路;配置电路完成对SRAM型FPGA电路的加载、刷新、控制、在线重构以及对模块遥测的采集与遥控通信;中频处理电路用于对中频信号进行放大和滤波处理。

    一种适用于宇航通信的速率自适应型LDPC译码器

    公开(公告)号:CN109889209A

    公开(公告)日:2019-06-14

    申请号:CN201910178254.5

    申请日:2019-03-08

    Abstract: 本发明公开了一种适用于宇航通信的速率自适应型LDPC译码器,包括:输入数据处理模块、迭代译码模块和输出数据处理模块,输入数据处理模块包括帧同步检测单元、FIFO存储器和空帧填充单元,数据流输入帧同步检测单元,帧同步检测单元对数据做帧同步检测,并将同步的数据帧送入FIFO存储器,根据FIFO存储器的满状态标记和空状态标记,空帧填充单元从FIFO存储器读取数据帧或填充空帧送入迭代译码模块;经迭代译码模块译码后,输出数据处理模块对迭代译码后的数据做硬判决并组帧输出。本发明通过对输入数据填充空帧,实现单一主时钟自适应处理不同速率数据的译码运算。

    一种星载单粒子锁定检测恢复电路

    公开(公告)号:CN110426551B

    公开(公告)日:2023-01-20

    申请号:CN201910815543.1

    申请日:2019-08-30

    Abstract: 本发明公开了一种星载单粒子锁定检测恢复电路,所述电流检测放大电路检测若干路二次电源的电流,并将每路电流分别转换为微弱的电压值经放大后输出;所述ADC采集电路采集所述电流检测放大电路输出的若干路模拟电压值,并将每路模拟电压值分别转换为相应的数字信号发送至所述锁定判断处理电路;所述锁定判断处理电路分别根据每路数字信号判断该路电路是否单粒子锁定,并相应输出MOSFET使能控制信号输出至所述MOSFET开关电路;所述MOSFET开关电路根据所述MOSFET使能控制信号控制二次电源的通断,从而实现抗单粒子锁定功能。本发明可实现不同模式下不同器件星载电路的单粒子锁定检测恢复功能。

    全数字调制的星载编码调制系统及方法

    公开(公告)号:CN112398581A

    公开(公告)日:2021-02-23

    申请号:CN202011135422.1

    申请日:2020-10-21

    Abstract: 本发明提供了一种全数字调制的星载编码调制系统及方法,该系统包括:电源变换电路、高速接口电路、时钟电路、配置电路、SRAM型FPGA电路、高速DAC电路以及中频处理电路;电源变换电路用于将外部输入电源电压转换为各电路所需的电压值;SRAM型FPGA电路对接收到的外部输入数据进行编码、加扰、Farrow抽取滤波、数字调制处理之后,传输给高速DAC电路;高速DAC电路根据时钟电路提供的工作时钟生成中频信号,并将中频信号转换为模拟信号后发送给中频处理电路;配置电路完成对SRAM型FPGA电路的加载、刷新、控制、在线重构以及对模块遥测的采集与遥控通信;中频处理电路用于对中频信号进行放大和滤波处理。

Patent Agency Ranking