-
公开(公告)号:CN109450609A
公开(公告)日:2019-03-08
申请号:CN201811307970.0
申请日:2018-11-05
Applicant: 上海航天测控通信研究所
IPC: H04L7/033
Abstract: 本发明公开了一种自适应识别码速率同步器,包括码速率识别模块、时码钟产生模块、相位比较模块和调相控制模块,码速率识别模块对基带码流进行采样,统计出基带码流最短脉宽长度,换算出码速率信息并发送给时码钟产生模块,时码钟产生模块根据码速率信息换算出频率控制字配置FPGA自带的DDS IP core,产生一个与基带码流同频的时码钟,相位比较模块对基带码流和时码钟进行沿口比对得到相位误差信息,误差信息送至调相控制模块进行判决,结合基带码流极性变化信息和相位误差情况更改DDS频率字控制字调整时码钟沿口,调整后的沿口再次与基带码流进行相位比对,直至基带码流与时码钟沿口对齐。本发明适用于不同的码速率,通用性好。