一种空间用极化码译码装置
    2.
    发明公开

    公开(公告)号:CN115664434A

    公开(公告)日:2023-01-31

    申请号:CN202210972680.8

    申请日:2022-08-15

    Abstract: 本发明公开了一种空间用极化码译码装置,包括:数据接收与分配模块和M个并行的译码模块,译码模块并行操作以提升吞吐率,每个独立的译码模块由译码流程控制模块、判决及排序模块、LLR更新模块和编码更新模块组成。本发明并通过复用LLR更新模块中的LLR计算模块、复用LLR中间值和编码中间值存储空间的方式节省了逻辑和存储资源;针对冻结位和信息位分别采用并行冒泡算法和二分插入算法节省了排序时间;采用流水操作和判断选择的计算方式,缩短了LLR处理延时;采用记录索引值的方法和逆序CRC算法,无需路径复制。采用“三模冗余+动态刷新”设计以适应空间环境。具有资源占用低、处理延时小、工作频率高、耐受空间环境能力强的特点。

    一种在轨飞行器的在轨重构方法和装置

    公开(公告)号:CN114385419A

    公开(公告)日:2022-04-22

    申请号:CN202210003328.3

    申请日:2022-01-04

    Abstract: 本发明涉及一种适用于在轨飞行器的在轨重构方法,采用FPGA‑FLASH的硬件架构,结合飞行器的注数通道,通过在轨校验、在轨修复、在轨注数等方法实现在轨飞行器程序存储状态的健康监测与在轨维护。此方案不需要使用具备抗单粒子翻转的元器件,在保证飞行器可靠性前提下,有效降低飞行器成本;通过在轨注数的方法,可在轨进行程序版本升级,有效提高机动性。

Patent Agency Ranking