一种宽带双通道数字下变频器

    公开(公告)号:CN103001586B

    公开(公告)日:2016-01-27

    申请号:CN201210534676.X

    申请日:2012-12-12

    Abstract: 本发明公开了一种宽带双通道数字下变频器,包括A/D数字采集模块、接口控制模块、混频与滤波器输入控制模块和并行滤波模块,所述各模块基于FPGA平台依次连接;本发明的A/D数字采集模块采用双通道工作模式采集的高频数字信号分别通过A/D数字采集模块进行第一次降频,FPGA收发接口经混频与滤波器输入控制模块配置后信号通过FPGA进行第二次降频,每个通道产生16路频率为原信号的1/16的最终频率信号,最后通过混频与滤波器输入控制模块对各通道的16路信号鉴相、抽取,最终通过并行滤波模块并行滤波。本发明解决了宽带雷达信号数字下变频器设计中带宽限制严格、数据传输速率低、数字信号处理实时性差等问题。

    一种通用总线转换桥IP核
    2.
    发明授权

    公开(公告)号:CN103440219B

    公开(公告)日:2016-06-08

    申请号:CN201310371891.7

    申请日:2013-08-23

    Inventor: 徐光辉 任旺 李阅

    Abstract: 一种通用总线转换桥IP核,包括:若干不同协议的总线模块以及交换模块;交换模块包括:若干存储器、数据交换单元、数据解析单元、数据打包单元、状态寄存器单元、中断控制单元;在需要进行数据交换的状态下,连接若干数据发送方的总线模块分别发送第一中断请求至中断控制单元,中断控制单元根据第一中断请求修改状态寄存器单元的值,数据解析单元读取相应的总线模块的数据,随后对数据进行解析,数据交换单元将解析后的数据传输到对应的存储器,中断控制单元向对应的数据接收方发送第二中断请求,数据打包单元将数据从存储器读出并打包成所需的数据格式,数据接收方向交换模块读取经过打包后的数据。

    一种新型的通用总线转换桥IP核

    公开(公告)号:CN103440219A

    公开(公告)日:2013-12-11

    申请号:CN201310371891.7

    申请日:2013-08-23

    Inventor: 徐光辉 任旺 李阅

    Abstract: 一种新型的通用总线转换桥IP核,包括:若干不同协议的总线模块以及交换模块;交换模块包括:若干存储器、数据交换单元、数据解析单元、数据打包单元、状态寄存器单元、中断控制单元;在需要进行数据交换的状态下,连接若干数据发送方的总线模块分别发送第一中断请求至中断控制单元,中断控制单元根据第一中断请求修改状态寄存器单元的值,数据解析单元读取相应的总线模块的数据,随后对数据进行解析,数据交换单元将解析后的数据传输到对应的存储器,中断控制单元向对应的数据接收方发送第二中断请求,数据打包单元将数据从存储器读出并打包成所需的数据格式,数据接收方向交换模块读取经过打包后的数据。

    基于光纤的雷达照射控制装置

    公开(公告)号:CN106019273A

    公开(公告)日:2016-10-12

    申请号:CN201610675855.3

    申请日:2016-08-16

    CPC classification number: G01S13/883 G08C23/06

    Abstract: 本发明提出一种基于光纤的雷达照射控制装置,包括背板,及设置在所述背板上的光电转换插件、照射控制计算机插件、照射控制与定时插件、数字电源插件;光电转换插件通过光纤连接武控系统,实现大数据量传输,以光信号形式接收武控系统的武控指令,并将其实现光电转换,输出电信号形式的武控指令;照射控制计算机插件接收电信号形式的武控指令,解析生成照射控制命令;照射控制与定时插件接收照射控制命令,生成不同控制信号和时序信号,输出给相控阵天线,以根据控制信号控制照射阵面对各个不同目标的工作状态、及根据时序信号控制间断照射。电路简单、可靠性高、结构重量轻、电缆走线少、占用空间小,能够适应恶劣的使用环境等。

    一种宽带双通道数字下变频器

    公开(公告)号:CN103001586A

    公开(公告)日:2013-03-27

    申请号:CN201210534676.X

    申请日:2012-12-12

    Abstract: 本发明公开了一种宽带双通道数字下变频器,包括A/D数字采集模块、接口控制模块、混频与滤波器输入控制模块和并行滤波模块,所述各模块基于FPGA平台依次连接;本发明的A/D数字采集模块采用双通道工作模式采集的高频数字信号分别通过A/D数字采集模块进行第一次降频,FPGA收发接口经混频与滤波器输入控制模块配置后信号通过FPGA进行第二次降频,每个通道产生16路频率为原信号的1/16的最终频率信号,最后通过混频与滤波器输入控制模块对各通道的16路信号鉴相、抽取,最终通过并行滤波模块并行滤波。本发明解决了宽带雷达信号数字下变频器设计中带宽限制严格、数据传输速率低、数字信号处理实时性差等问题。

Patent Agency Ranking