基于FPGA的CRC实现系统
    1.
    发明公开

    公开(公告)号:CN113452381A

    公开(公告)日:2021-09-28

    申请号:CN202010226145.9

    申请日:2020-03-26

    Applicant: 上海大学

    Abstract: 一种基于FPGA的CRC实现系统,包括:计数器模块、模式选择模块、CRC生成模块和输出选择模块,计数器模块根据数据量大小信号判断当前CRC运算是否完成,当判断已完成当前状态下的CRC运算时停止后续CRC计算并输出当前的CRC计算值,否则控制CRC生成模块运算至得到输出数据流;模式选择模块根据模式选择信号实现CRC8、CRC16以及CRC24模式切换功能,即输出模式信息至CRC生成模块,CRC生成模块输出CRC计算结果至输出选择模块,输出选择模块根据模式选择模块的模式选择信息切换运算输出,输出从高至低依次按位的数据流。本发明针对LTE基带传输系统能够实现多种CRC生成多项式切换并生成对应的CRC校验位的系统,从而在接收端通过CRC校验值判断本次基带传输信息的准确性。

    基于FPGA的CRC实现系统
    2.
    发明授权

    公开(公告)号:CN113452381B

    公开(公告)日:2022-06-03

    申请号:CN202010226145.9

    申请日:2020-03-26

    Applicant: 上海大学

    Abstract: 一种基于FPGA的CRC实现系统,包括:计数器模块、模式选择模块、CRC生成模块和输出选择模块,计数器模块根据数据量大小信号判断当前CRC运算是否完成,当判断已完成当前状态下的CRC运算时停止后续CRC计算并输出当前的CRC计算值,否则控制CRC生成模块运算至得到输出数据流;模式选择模块根据模式选择信号实现CRC8、CRC16以及CRC24模式切换功能,即输出模式信息至CRC生成模块,CRC生成模块输出CRC计算结果至输出选择模块,输出选择模块根据模式选择模块的模式选择信息切换运算输出,输出从高至低依次按位的数据流。本发明针对LTE基带传输系统能够实现多种CRC生成多项式切换并生成对应的CRC校验位的系统,从而在接收端通过CRC校验值判断本次基带传输信息的准确性。

    基于FPGA的DMRS信号生成方法

    公开(公告)号:CN110933003B

    公开(公告)日:2021-09-14

    申请号:CN201911209139.6

    申请日:2019-11-30

    Applicant: 上海大学

    Abstract: 一种基于FPGA的DMRS信号生成系统及方法,包括:用于生成DMRS生成所需的给定参数的参数生成模块、跳组计算模块、译码模块、六个子单元组成的数据计算模块、用于完成整数与小数的计算的乘法模块以及三角函数模块,本发明针对协议3GPP TS 36.211 Release 15版本,实现LTE‑V基带链路系统的DMRS信号生成。同时,基于FPGA进行模块开发,在保证满足LTE‑V系统的低延时要求的前提下,尽可能的减少对FPGA的资源利用,包括DSP单元的使用。

    基于FPGA的DMRS信号生成方法

    公开(公告)号:CN110933003A

    公开(公告)日:2020-03-27

    申请号:CN201911209139.6

    申请日:2019-11-30

    Applicant: 上海大学

    Abstract: 一种基于FPGA的DMRS信号生成系统及方法,包括:用于生成DMRS生成所需的给定参数的参数生成模块、跳组计算模块、译码模块、六个子单元组成的数据计算模块、用于完成整数与小数的计算的乘法模块以及三角函数模块,本发明针对协议3GPP TS 36.211 Release 15版本,实现LTE-V基带链路系统的DMRS信号生成。同时,基于FPGA进行模块开发,在保证满足LTE-V系统的低延时要求的前提下,尽可能的减少对FPGA的资源利用,包括DSP单元的使用。

Patent Agency Ranking