-
公开(公告)号:CN114726343A
公开(公告)日:2022-07-08
申请号:CN202210236292.3
申请日:2022-03-11
Applicant: 上海南芯半导体科技股份有限公司
Inventor: 陈俊宇
IPC: H03H19/00
Abstract: 本发明公开了一种不定频采样低通滤波器,涉及滤波器领域,所述不定频采样低通滤波器,包括:开关电容采样滤波电路和不定频信号产生电路;不定频信号产生电路的输出端与开关电容采样滤波电路连接;不定频信号产生电路用于为开关电容采样滤波电路提供不定频控制时钟信号。本发明能在减小电容面积、节约芯片成本的同时,避免产生失调电压。
-
-
公开(公告)号:CN115904309A
公开(公告)日:2023-04-04
申请号:CN202211718556.5
申请日:2022-12-29
Applicant: 上海南芯半导体科技股份有限公司
Inventor: 陈俊宇
Abstract: 本申请实施例提供一种加法器、模数转换器和半导体芯片。该加法器包括:第一差分电路和第二差分电路;第一差分电路的第一端和第二端分别电连接正输入电压信号和负输入电压信号,第一差分电路的第三端和第四端分别电连接加法器的正电压信号输出端和负电压信号输出端,第一差分电路的第五端电连接电源正电压,第二差分电路的第一端电连接参考电压信号,第二差分电路的第二端电连接第一差分电路的第三端,第二差分电路的第三端电连接第一差分电路的第四端,第一差分电路的第六端和第二差分电路的第四端均接地。该加法器能够将抖动信号和输入差分信号进行叠加,从而能够实现加入抖动信号的功能。
-
公开(公告)号:CN114204654A
公开(公告)日:2022-03-18
申请号:CN202210031842.8
申请日:2022-01-12
Applicant: 上海南芯半导体科技股份有限公司
Abstract: 本发明属于无线充电技术领域,具体的说是涉及一种用于无线充电系统的电压解调电路。针对现有技术的调制解调方法需要外部的高压电容以及电阻等外围器件的问题,本发明提出一种只需要外部两个分压电阻的电压解调电路。本发明主要使用了新型的低通滤波方法达到以更小的R‑C组合来滤波的目的,这样使用差分放大器可以将高频纹波部分放大出来,从而达到对信号进行高通滤波的目的,可以更方便的集成在芯片内部。
-
公开(公告)号:CN116318147A
公开(公告)日:2023-06-23
申请号:CN202211711487.5
申请日:2022-12-29
Applicant: 上海南芯半导体科技股份有限公司
Inventor: 陈俊宇
IPC: H03M1/12
Abstract: 本申请实施例提供一种差分采样电路、模数转换器和芯片。该差分采样电路包括:第一动态匹配开关、采样电容、开关组件、积分电容和运算放大器;第一开关组件的第一端和第二端分别连接正负电压信号端,第一开关组件的第三端和第四端分别连接第一动态匹配开关的第一端和第二端,第一动态匹配开关的第三端和第四端分别连接两个采样电容的第一极板,两个采样电容的第二极板分别连接第二开关组件的第一端和第二端,第二开关组件的第三端连接共模电压,第二开关组件的第四端和第五端分别连接运算放大器的正负极输入端,两个积分电容分别跨接于正极输出输入端之间和负极输出输入端之间。该差分采样电路能够降低电路中的失调电压,从而降低电路的误差。
-
公开(公告)号:CN116009816A
公开(公告)日:2023-04-25
申请号:CN202211608371.9
申请日:2022-12-14
Applicant: 上海南芯半导体科技股份有限公司
Inventor: 陈俊宇
IPC: G06F7/58 , H03K19/173
Abstract: 本申请实施例提供一种序列生成器和半导体芯片。该序列生成器包括:n个级联的移位寄存器和组合逻辑电路,n为大于等于2的整数;组合逻辑电路的n个第一输入端与n个级联的移位寄存器的输出端一一对应电连接,组合逻辑电路的第二输入端电连接第一状态信号,组合逻辑电路的第三输入端电连接第二状态信号,组合逻辑电路的输出端电连接第一级移位寄存器的输入端,n个级联的移位寄存器的时钟信号端均与时钟信号电连接,组合逻辑电路在第一级移位寄存器至第n‑1级移位寄存器的输出信号均为0,且第n级移位寄存器的输出信号为1时,输出0。该序列生成器能够实现周期为2n,使得一个周期内生成的0和1的数目相同,能够提高序列生成器的适用性。
-
公开(公告)号:CN112305294B
公开(公告)日:2023-11-24
申请号:CN202011154989.3
申请日:2020-10-26
Applicant: 上海南芯半导体科技股份有限公司
Inventor: 陈俊宇
Abstract: 一种二段式电阻网络及基于二段式电阻网络的数模转换器,二段式电阻网络包括级联的2M个第一电阻模块,第一电阻模块中第一电阻的第一连接端连接第一电阻模块的第一连接端,第二连接端通过第一开关后连接第一电阻模块的第二连接端,第一开关两端分别通过第二开关接参考电压和通过第三开关接地;第2M个第一电阻模L块的第一电阻包括2个串联的第二电阻和分别接在2L个第二电阻的第二连接端和输出端之间的2L个第四开关。数模转换器将N位数字信号分为高M位和低L位两部分,N=M+L,高M位数字信号M进行译码后控制2个第一电阻模块中的开关,低L位数字信号进行译码后控制2L个第四开关。本发明相比简单电阻串DAC而言继承了其单调特性(56)对比文件曾凤姣,邓红辉,卫海燕.一种基于平均电阻网络的预放大级设计《.微电子学》.2018,1-7.周华,邓周虎,张志勇,王晓艳.一种用于二步式ADC的高速量化器设计《.西北大学学报》.2008,1-5.
-
公开(公告)号:CN115967382A
公开(公告)日:2023-04-14
申请号:CN202211718563.5
申请日:2022-12-29
Applicant: 上海南芯半导体科技股份有限公司
Inventor: 陈俊宇
Abstract: 本申请实施例提供一种比较器、模数转换器和半导体芯片。该比较器包括:第一比较器电路和第二比较器电路;第一比较器电路的两个输入端分别电连接正输入电压信号和负输入电压信号,第二比较器电路的两个输入端分别电连接正参考电压信号和负参考电压信号,第一比较器电路和第二比较器电路的电源输入端均电连接电源正电压,第一比较器电路和第二比较器电路的电源输出端均接地,第一比较器电路和第二比较器电路的第一输出端均电连接比较器的第一输出端,第一比较器电路和第二比较器电路的第二输出端均电连接比较器的第二输出端。该比较器中集成有添加抖动信号的功能,无需在半导体器件中添加另外的加法器,从而能够降低器件的面积和成本。
-
-
-
-
-
-
-