同步FIFO电路系统
    1.
    发明公开

    公开(公告)号:CN102053815A

    公开(公告)日:2011-05-11

    申请号:CN200910201755.7

    申请日:2009-11-05

    Inventor: 顾福敏

    Abstract: 本发明公开了一种同步FIFO电路系统,包括:多个基本存储单元电路,各基本存储单元电路通过级联方式依次连接;前级基本存储单元电路的阻塞控制输出作为后级基本存储单元电路的阻塞控制输入,第一个基本存储单元电路的前级阻塞控制输入为0,即不阻塞,最后一个基本存储单元电路的阻塞控制输出悬空;后级基本存储单元电路的数据输出作为前级基本存储单元电路的数据源1的输入,最后一个基本存储单元电路的数据源1的输入为全0。本发明能够实现版图的快速定制,并可优化集成电路芯片面积,适用于诸如内存管理模块等逻辑设计中。

    一种预防SoC振荡器不稳态的方法及装置

    公开(公告)号:CN102486742B

    公开(公告)日:2016-04-27

    申请号:CN201010571281.8

    申请日:2010-12-02

    Inventor: 顾福敏

    Abstract: 本发明公开了一种预防SoC振荡器不稳态的方法,应用在用户程序中需要切换振荡器频率的位置处,定义该位置前、后两程序段分别为应用程序段一和二,则步骤为:1)振荡器频率调整前,查询看门狗开启记录,若未开启过,则开启看门狗并设置开启记录;若已开启过,则转到应用程序段二;2)振荡器频率调整后,进行循环喂狗操作,若正常,则关闭看门狗,转到应用程序段二;若异常,则复位,重新从应用程序段一开始执行。本发明还公开了实现该方法的装置。该方法及装置利用看门狗监测MCU程序运行状态,当振荡器在频率调整过程中出现不稳态时,看门狗自动复位MCU,从而在不增加硬件开销情况下,避免了由振荡器不稳态引发的芯片工作异常情况。

    同步FIFO电路系统
    3.
    发明授权

    公开(公告)号:CN102053815B

    公开(公告)日:2012-10-31

    申请号:CN200910201755.7

    申请日:2009-11-05

    Inventor: 顾福敏 季欣华

    Abstract: 本发明公开了一种同步FIFO电路系统,包括:多个基本存储单元电路,各基本存储单元电路通过级联方式依次连接;前级基本存储单元电路的阻塞控制输出作为后级基本存储单元电路的阻塞控制输入,第一个基本存储单元电路的前级阻塞控制输入为0,即不阻塞,最后一个基本存储单元电路的阻塞控制输出悬空;后级基本存储单元电路的数据输出作为前级基本存储单元电路的数据源1的输入,最后一个基本存储单元电路的数据源1的输入为全0。本发明能够实现版图的快速定制,并可优化集成电路芯片面积,适用于诸如内存管理模块等逻辑设计中。

    一种预防SoC振荡器不稳态的方法及装置

    公开(公告)号:CN102486742A

    公开(公告)日:2012-06-06

    申请号:CN201010571281.8

    申请日:2010-12-02

    Inventor: 顾福敏

    Abstract: 本发明公开了一种预防SoC振荡器不稳态的方法,应用在用户程序中需要切换振荡器频率的位置处,定义该位置前、后两程序段分别为应用程序段一和二,则步骤为:1)振荡器频率调整前,查询看门狗开启记录,若未开启过,则开启看门狗并设置开启记录;若已开启过,则转到应用程序段二;2)振荡器频率调整后,进行循环喂狗操作,若正常,则关闭看门狗,转到应用程序段二;若异常,则复位,重新从应用程序段一开始执行。本发明还公开了实现该方法的装置。该方法及装置利用看门狗监测MCU程序运行状态,当振荡器在频率调整过程中出现不稳态时,看门狗自动复位MCU,从而在不增加硬件开销情况下,避免了由振荡器不稳态引发的芯片工作异常情况。

Patent Agency Ranking