-
公开(公告)号:CN101266577A
公开(公告)日:2008-09-17
申请号:CN200810035210.9
申请日:2008-03-27
Applicant: 上海交通大学
IPC: G06F12/08
Abstract: 一种嵌入式存储技术领域的可编程片上存储器接口的NOR闪存读取加速控制的方法,首先,在NOR闪存所需执行的目标程序指令中,根据目标程序在NOR闪存中的地址空间情况对NOR闪存与片上存储器的接口进行配置;然后,在第一次执行目标程序时,读取NOR闪存中的目标程序指令,同时把读取的指令通过接口传入片上存储器;在随后执行目标程序的过程中,系统直接读取片上存储器中的目标程序指令执行,而不需要读取NOR闪存中的目标程序指令,而系统在执行其他指令时,依然读取NOR闪存中的指令执行。本发明提高了读取速度,而且通过硬件接口编程,可灵活支持不同大小的片上存储器,避免了兼容性问题。
-
公开(公告)号:CN117130428A
公开(公告)日:2023-11-28
申请号:CN202211536123.8
申请日:2022-12-02
Applicant: 上海交通大学
Abstract: 一种基于可编程光子芯片的NP完全问题实现方法,将NP完全问题按照特定的规则映射到光子芯片上,光子作为信息载体注入芯片并在波导网络中并行演化以执行计算任务。通过发挥光子的高速传播和并行传播等特点,并结合集成光子技术的优势,基于光子芯片实现对不同NP完全问题的高速计算。本发明将NP完全问题按照特定的规则映射到光子芯片上,光子作为信息载体注入芯片并在波导网络中并行演化以执行计算任务。通过发挥光子的高速传播和并行传播等特点,并结合集成光子技术的优势,基于光子芯片实现对不同NP完全问题的高速计算。
-
公开(公告)号:CN117130428B
公开(公告)日:2024-04-19
申请号:CN202211536123.8
申请日:2022-12-02
Applicant: 上海交通大学
Abstract: 一种基于可编程光子芯片的NP完全问题实现方法,将NP完全问题按照特定的规则映射到光子芯片上,光子作为信息载体注入芯片并在波导网络中并行演化以执行计算任务。通过发挥光子的高速传播和并行传播等特点,并结合集成光子技术的优势,基于光子芯片实现对不同NP完全问题的高速计算。本发明将NP完全问题按照特定的规则映射到光子芯片上,光子作为信息载体注入芯片并在波导网络中并行演化以执行计算任务。通过发挥光子的高速传播和并行传播等特点,并结合集成光子技术的优势,基于光子芯片实现对不同NP完全问题的高速计算。
-
公开(公告)号:CN101266577B
公开(公告)日:2010-06-16
申请号:CN200810035210.9
申请日:2008-03-27
Applicant: 上海交通大学
IPC: G06F12/08
Abstract: 一种嵌入式存储技术领域的可编程片上带有存储器接口的NOR闪存读取控制方法,首先,在NOR闪存所需执行的目标程序指令中,根据目标程序在NOR闪存中的地址空间情况对NOR闪存与片上存储器的接口进行配置;然后,在第一次执行目标程序时,读取NOR闪存中的目标程序指令,同时把读取的指令通过接口传入片上存储器;在随后执行目标程序的过程中,系统直接读取片上存储器中的目标程序指令执行,而不需要读取NOR闪存中的目标程序指令,而系统在执行其他指令时,依然读取NOR闪存中的指令执行。本发明提高了读取速度,而且通过硬件接口编程,可灵活支持不同大小的片上存储器,避免了兼容性问题。
-
公开(公告)号:CN101246737A
公开(公告)日:2008-08-20
申请号:CN200810034558.6
申请日:2008-03-13
Applicant: 上海交通大学
IPC: G11C7/10
Abstract: 一种嵌入式系统技术领域的基于多路流水控制单元的嵌入式NOR型闪存存储系统,包括四个结构完全相同并相互独立的控制单元,四个控制单元均通过接口电路与微处理器相连,控制单元中,控制逻辑电路接收外部微处理器的接口电路的控制信号,产生控制信号并传递给NOR型闪存接口电路;NOR型闪存接口电路根据这些控制信号及NOR型闪存的读写时序,直接对NOR型闪存芯片进行控制;缓存区对从NOR型闪存芯片中读取的数据缓存,然后传递给外部接口电路,两个缓存区相互独立,一个缓存区从NOR型闪存芯片读取数据的时候,另外一个缓存区进行下一个数据的读取,不必等待前一个数据读取完成。本发明可以在每个控制单元内部实现流水线的读操作。
-
-
-
-