分层的低密度校验码译码器及译码处理方法

    公开(公告)号:CN101106381A

    公开(公告)日:2008-01-16

    申请号:CN200710044708.7

    申请日:2007-08-09

    Abstract: 一种通信技术领域的分层的低密度校验码译码器及译码处理方法,其中:处理模块的个数等于译码器的并行度k,第一存储单元将本层迭代时信息节点传递给校验节点的软值即比特更新值输出给处理模块,处理模块将本层迭代时校验节点传递给信息节点的软值即校验更新值输出给第二存储单元,第二存储单元将上次迭代中由下一层校验节点传递给信息节点的校验更新值,经第二交织网络传递给处理模块,处理模块再将本次迭代中由信息节点传递给下一层校验节点的比特更新值,经第一交织网络传递给第一存储单元。所述方法中节点信息更新处理采用分层带修正的最小和算法,同时使用了溢出保护方式。本发明大大提高处理效率并减少译码器实现所需的硬件资源消耗。

    分层的低密度校验码译码器及译码处理方法

    公开(公告)号:CN101106381B

    公开(公告)日:2010-04-07

    申请号:CN200710044708.7

    申请日:2007-08-09

    Abstract: 一种通信技术领域的分层的低密度校验码译码器及译码处理方法,其中:处理模块的个数等于译码器的并行度k,第一存储单元将本层迭代时信息节点传递给校验节点的软值比特更新值输出给处理模块,处理模块将本层迭代时校验节点传递给信息节点的软值即校验更新值输出给第二存储单元,第二存储单元将上次迭代中由下一层校验节点传递给信息节点的校验更新值,经第二交织网络传递给处理模块,处理模块再将本次迭代中由信息节点传递给下一层校验节点的比特更新值,经第一交织网络传递给第一存储单元。所述方法中节点信息更新处理采用分层带修正的最小和算法,同时使用了溢出保护方式。本发明大大提高处理效率并减少译码器实现所需的硬件资源消耗。

    简化的低密度校验码译码器实现方法

    公开(公告)号:CN1731685A

    公开(公告)日:2006-02-08

    申请号:CN200510029072.X

    申请日:2005-08-25

    Abstract: 一种编码技术领域的简化低密度校验码译码器实现的方法,包含一系列的BNU模块和CNU模块,在CNU模块中使用n选2的选择器、选择模块和计算模块,步骤如下:BNU模块的初始化;CNU模块对接收的信息的处理及传递处理后的信息;BNU模块对接收的信息的处理及传递处理后的信息;对信息进行判断及对判断以后的结果进行校验,决定是否中止迭代。本发明最大的创新点在于在选择最小和次小值的时候,使用了n选2的复选器进行硬件实现,同普通的简化算法(使用n选3复选器)相比进一步简化,在保持原有的良好的性能的同时,大大降低了硬件实现的复杂度。

Patent Agency Ranking