-
公开(公告)号:CN1298154A
公开(公告)日:2001-06-06
申请号:CN00126428.1
申请日:2000-08-31
Applicant: 三菱电机株式会社
Abstract: 一种从处理器及控制器访问ROM的所希望的数据的系统,在ROM中在各数据之前预先存储表示该数据的长度的字长信息。读出所希望的数据时,如果处理控制部将与该所希望的数据对应的读出开始地址供给存储器芯片,则读出与由地址发生电路、比较器及递增部生成的地址对应的用ROM的读出地址中的字长信息表示的长度的所希望的数据,供给处理控制部。这样,处理器及控制器只供给读出开始地址就能有选择地只读出可变长度的所希望的数据,提高存储器访问效率。
-
公开(公告)号:CN1321956A
公开(公告)日:2001-11-14
申请号:CN01120704.3
申请日:2001-03-26
Applicant: 三菱电机株式会社
IPC: G06T15/00
CPC classification number: G06T15/10
Abstract: 一种三维图象绘制装置,包括生成多边形的顶点数据的几何运算装置(2),存储对于由几何运算装置(2)生成的多边形顶点数据的偏移值的偏移寄存器(3),用存储在偏移寄存器(3)中的偏移值来对由几何运算装置(2)输出的多边形顶点数据加算的偏移运算电路(4),和基于由偏移运算电路(4)运算的下一顶点数据来绘制多边形的绘制装置(5)。因此,即使是处理性能比较低的几何运算装置,也能快速地进行伴随移动而变化的图元的绘制。
-
-
公开(公告)号:CN1238979C
公开(公告)日:2006-01-25
申请号:CN03152292.0
申请日:2003-07-30
Applicant: 三菱电机株式会社
IPC: H04B10/02
CPC classification number: H04B10/40 , H04B10/503
Abstract: 本发明使外围IC可以访问以前外围IC没有访问的寄存器。光通信模块10具备发送激光器5以及接收器件6的同时,还具备控制这些器件动作的外围IC2。外围IC2通过外围IC串行总线4与收发器IC1连接。光通信模块10的收发器IC1和高位层的电路21通过高位层串行总线3连接。收发器IC1具备包含NV寄存器以及DOM寄存器的高位层寄存器15,和包含LASI寄存器以及VS寄存器的其他寄存器16。高位层串行总线8以及外围IC串行总线4任意一个与高位层寄存器15以及其他寄存器16连接。
-
公开(公告)号:CN1452355A
公开(公告)日:2003-10-29
申请号:CN03106629.1
申请日:2003-02-27
Applicant: 三菱电机株式会社
IPC: H04L12/28
CPC classification number: H04L12/40013
Abstract: MDIO接口(32)通过上位串行总线(2)在与主装置之间收发数据。而且,MDIO接口(40)通过下位串行总线(4)在与客户装置之间收发数据。CPU(30)控制MDIO接口(32)及MDIO接口(40),进而控制主装置与客户装置之间的数据转送,因此,CPU(30)可以控制连接在下位串行总线(4)的客户装置。
-
公开(公告)号:CN1452354A
公开(公告)日:2003-10-29
申请号:CN03104358.5
申请日:2003-02-08
Applicant: 三菱电机株式会社
IPC: H04L12/28
CPC classification number: G06F11/1441
Abstract: 微型计算机系统由以太网中使用的收发机(15)和对收发机(15)内的数据进行备份的微型计算机(16)组成。一旦收发机(15)收到来自主设备的对一次存储介质(23)的数据写入请求,就向微型计算机(16)输出中断请求。微型计算机(16)收到中断请求时,就从一次存储介质(23)读出已写入的数据并将数据写入到二次存储介质(29)。因而,即使在由于瞬时停电等原因使写入一次存储介质(23)的数据丢失的情况下,也可以恢复一次存储介质(23)的数据。
-
-
公开(公告)号:CN1494226A
公开(公告)日:2004-05-05
申请号:CN03152292.0
申请日:2003-07-30
Applicant: 三菱电机株式会社
IPC: H04B1/38
CPC classification number: H04B10/40 , H04B10/503
Abstract: 本发明使外围IC可以访问以前外围IC没有访问的寄存器。光通信模块10具备发送激光器5以及接收器件6的同时,还具备控制这些器件动作的外围IC2。外围IC2通过外围IC串行总线4与收发器IC1连接。光通信模块10的收发器IC1和高位层的电路21通过高位层串行总线3连接。收发器IC1具备包含NV寄存器以及DOM寄存器的高位层寄存器15,和包含LASI寄存器以及VS寄存器的其他寄存器16。高位层串行总线8以及外围IC串行总线4任意一个与高位层寄存器15以及其他寄存器16连接。
-
公开(公告)号:CN1434385A
公开(公告)日:2003-08-06
申请号:CN03102963.9
申请日:2003-01-22
Applicant: 三菱电机株式会社
CPC classification number: G06F3/0613 , G06F3/0658 , G06F3/067
Abstract: 串行外部接口(10)在从主设备(2)接收到端口地址的时刻,CPU(21)从二次存储介质(22)读出对应于端口地址的所有设备地址的数据,并将该数据写入一次存储介质(14)。串行外部接口(10)在从主设备(2)接收到设备地址的时刻,将与一次存储介质(14)中储存的设备地址对应的数据发送给主设备(2)。因此在接收最下位地址后,能够在短暂的时间内向主设备(2)发送数据。
-
公开(公告)号:CN1326170A
公开(公告)日:2001-12-12
申请号:CN01111890.3
申请日:2001-03-22
Applicant: 三菱电机株式会社
CPC classification number: G06T15/005 , G06T1/60 , G09G5/393
Abstract: 数据表包括指出绘制数据起始地址的源指示符,指出待转移的绘制数据目的地的目的地指示符,及指出待转移的绘制数据数据长度的数据长度符。数据表可指出待绘制的绘制数据。因而图帧可分享绘制数据。照这样绘制数据的数量能被减少。
-
-
-
-
-
-
-
-
-