脉冲移位电路和频率合成器

    公开(公告)号:CN109075795B

    公开(公告)日:2021-10-29

    申请号:CN201780014557.2

    申请日:2017-02-20

    Abstract: 以往的失真脉冲移位电路存在不使用重置信号就不能控制脉冲信号的输出时刻的问题。本发明的脉冲移位电路具有:积分器,其按照每个时钟对被输入的第1信号进行累计;量化器,其被输入第2信号,在积分器的累计值与第2信号的信号值相等或者超过第2信号的信号值的情况下输出脉冲信号;延迟电路,其使脉冲信号延迟;变换器,其设于延迟电路的前级或者后级,将脉冲信号的信号值变换成第2信号的信号值;减法器,其从被输入到积分器的第1信号的信号值减去由变换器变换后的脉冲信号的信号值;以及输入信号控制电路,其被输入第3信号,与积分器相比配置于前级,将与第3信号对应的信号值和被输入到积分器的第1信号相加,或者按照与第3信号对应的时钟量,中断将第1信号输入到积分器。

    同相分配电路和阵列天线装置

    公开(公告)号:CN108604725A

    公开(公告)日:2018-09-28

    申请号:CN201680079959.6

    申请日:2016-02-02

    Abstract: 同相分配电路的布局条件仅为如下条件:N个T分支部(6)中的从路径A的始点数第m个T分支部(6)与第m+1个T分支部(6)之间的传送线路(4)的电长度等于N个T分支部(10)中的从路径B的终点数第m个T分支部(10)与第m+1个T分支部(10)之间的传送线路(8)的电长度。因此,与电路结构为竞争型的同相分配电路相比,能够在较小空间内形成同相分配电路,能够实现电路尺寸的小型化。

    线性啁啾信号发生器
    3.
    发明公开

    公开(公告)号:CN108139472A

    公开(公告)日:2018-06-08

    申请号:CN201580083490.9

    申请日:2015-10-01

    CPC classification number: G01S7/4017 G01S7/35

    Abstract: 本发明的信号发生器的特征在于,具备:基准信号源,其输出时钟信号;PLL(Phase Loced Loop:锁相环)电路,其使用所述时钟信号,利用包含分频器的反馈环路型电路生成啁啾信号;以及线性度改善处理器,其检测由所述PLL电路生成的第M(M为大于等于1的整数)周期的啁啾信号的频率,以使得在第M+1个以后的周期中由所述PLL电路生成的啁啾信号的频率与期望频率之差小于检测出的所述频率与所述期望频率之差的方式来控制所述分频器的分频数。利用该结构,能够在避免雷达系统的暂停的同时,补偿PLL电路的闭环结构和LF的时间常数的影响也被包含在内的啁啾信号的线性度劣化。

    相位同步电路
    4.
    发明公开

    公开(公告)号:CN113692710A

    公开(公告)日:2021-11-23

    申请号:CN201980095397.8

    申请日:2019-04-25

    Abstract: 现有的相位同步电路存在无法使输入信号的相位与输出信号的相位一致这样的课题。本发明的相位同步电路具有:信号源,其输出信号;信号分离器,其输出信号源输出的信号的一部分作为发送信号,并且被输入发送信号的反射信号;第一相位控制器,其按照控制信号,使信号分离器输出的发送信号的相位变化;信号反射器,其使第一相位控制器输出的发送信号通过而作为输出信号输出,并且将输出信号的一部分作为反射信号输出;以及相位比较器,其被输入信号源输出的信号的一部分作为基准信号,对基准信号的相位与信号反射器输出且经由第一相位控制器和信号分离器的反射信号的相位进行比较,将与其相位差对应的控制信号输出到第一相位控制器。

    脉冲移位电路和频率合成器

    公开(公告)号:CN109075795A

    公开(公告)日:2018-12-21

    申请号:CN201780014557.2

    申请日:2017-02-20

    Abstract: 以往的失真脉冲移位电路存在不使用重置信号就不能控制脉冲信号的输出时刻的问题。本发明的脉冲移位电路具有:积分器,其按照每个时钟对被输入的第1信号进行累计;量化器,其被输入第2信号,在积分器的累计值与第2信号的信号值相等或者超过第2信号的信号值的情况下输出脉冲信号;延迟电路,其使脉冲信号延迟;变换器,其设于延迟电路的前级或者后级,将脉冲信号的信号值变换成第2信号的信号值;减法器,其从被输入到积分器的第1信号的信号值减去由变换器变换后的脉冲信号的信号值;以及输入信号控制电路,其被输入第3信号,与积分器相比配置于前级,将与第3信号对应的信号值和被输入到积分器的第1信号相加,或者按照与第3信号对应的时钟量,中断将第1信号输入到积分器。

    相位同步电路和同相分配电路

    公开(公告)号:CN114616760B

    公开(公告)日:2023-08-18

    申请号:CN201980101689.8

    申请日:2019-11-08

    Abstract: 为了在从1个基准信号源分支而利用多个缆线传输信号时使从各缆线输出的信号的相位稳定,考虑使用相位同步电路。但是,关于从缆线输出的各个信号,根据缆线长度、基于反馈控制的延迟量的组合,从多个传输路径输出的同步信号的相位有时不同。在本发明中,在相位同步电路设置使从传输路径输出的信号的频率成为偶数倍的频率倍增器,因此,即使在将1个基准信号分配为多个的情况下,从多个传输路径输出的同步信号的相位也一致。

    信号生成电路
    7.
    发明公开
    信号生成电路 审中-实审

    公开(公告)号:CN114978161A

    公开(公告)日:2022-08-30

    申请号:CN202210586698.4

    申请日:2014-10-03

    Abstract: 以往的信号生成电路具有在因外部干扰而导致VCO的V‑F特性急剧变化的情况下无法对线性调频信号的误差进行补偿的问题。本发明的信号生成电路包括:控制电压设定部,其利用表示输出频率相对于电压的特性的电压频率特性来设定针对线性调频信号的控制电压;电压控制振荡器,其利用控制电压来改变输出信号的频率;正交解调部,其对电压控制振荡器的输出信号进行正交解调,生成相互正交的同相信号及正交信号;以及频率检测部,其基于同相信号及正交信号,检测电压控制振荡器的输出信号的频率,控制电压设定部利用根据控制电压与电压控制振荡器的输出信号的频率之间的关系导出的电压频率特性,对控制电压进行校正,电压控制振荡器基于由控制电压设定部校正后的控制电压生成线性调频信号。

    同相分配电路和阵列天线装置

    公开(公告)号:CN108604725B

    公开(公告)日:2020-06-16

    申请号:CN201680079959.6

    申请日:2016-02-02

    Abstract: 同相分配电路的布局条件仅为如下条件:N个T分支部(6)中的从路径A的始点数第m个T分支部(6)与第m+1个T分支部(6)之间的传送线路(4)的电长度等于N个T分支部(10)中的从路径B的终点数第m个T分支部(10)与第m+1个T分支部(10)之间的传送线路(8)的电长度。因此,与电路结构为竞争型的同相分配电路相比,能够在较小空间内形成同相分配电路,能够实现电路尺寸的小型化。

    相位同步电路
    9.
    发明授权

    公开(公告)号:CN113692710B

    公开(公告)日:2023-01-17

    申请号:CN201980095397.8

    申请日:2019-04-25

    Abstract: 现有的相位同步电路存在无法使输入信号的相位与输出信号的相位一致这样的课题。本发明的相位同步电路具有:信号源,其输出信号;信号分离器,其输出信号源输出的信号的一部分作为发送信号,并且被输入发送信号的反射信号;第一相位控制器,其按照控制信号,使信号分离器输出的发送信号的相位变化;信号反射器,其使第一相位控制器输出的发送信号通过而作为输出信号输出,并且将输出信号的一部分作为反射信号输出;以及相位比较器,其被输入信号源输出的信号的一部分作为基准信号,对基准信号的相位与信号反射器输出且经由第一相位控制器和信号分离器的反射信号的相位进行比较,将与其相位差对应的控制信号输出到第一相位控制器。

    相位同步电路和同相分配电路

    公开(公告)号:CN114616760A

    公开(公告)日:2022-06-10

    申请号:CN201980101689.8

    申请日:2019-11-08

    Abstract: 为了在从1个基准信号源分支而利用多个缆线传输信号时使从各缆线输出的信号的相位稳定,考虑使用相位同步电路。但是,关于从缆线输出的各个信号,根据缆线长度、基于反馈控制的延迟量的组合,从多个传输路径输出的同步信号的相位有时不同。在本发明中,在相位同步电路设置使从传输路径输出的信号的频率成为偶数倍的频率倍增器,因此,即使在将1个基准信号分配为多个的情况下,从多个传输路径输出的同步信号的相位也一致。

Patent Agency Ranking