模拟集成电路的设计的电子装置的操作方法

    公开(公告)号:CN117454812A

    公开(公告)日:2024-01-26

    申请号:CN202310402103.X

    申请日:2023-04-14

    Inventor: 白贤哲

    Abstract: 公开了一种模拟集成电路的设计的电子装置的操作方法。所述方法包括:在所述电子装置处从所述集成电路的寄存器传输级(RTL)模型检测所述集成电路的电力域结构;在所述电子装置处从所述集成电路的所述电力域结构和所述集成电路的统一功率格式(UPF)检测所述集成电路的端口的当前隔离值;在所述电子装置处检测所述集成电路的所述端口的参考隔离值;在所述电子装置处检测所述集成电路的所述端口的重置值;以及在所述电子装置处基于所述当前隔离值、所述参考隔离值和所述重置值检查所述集成电路的所述端口的隔离错误。

    片上系统及其操作方法
    2.
    发明公开

    公开(公告)号:CN110347639A

    公开(公告)日:2019-10-18

    申请号:CN201910228208.1

    申请日:2019-03-25

    Inventor: 禹炯日 白贤哲

    Abstract: 公开了片上系统及其操作方法。所述片上系统(SoC)包括:多个处理器,被配置为:响应于在死锁状态下接收的各自的信息提取命令,存储各自的调试信息,其中,所述多个处理器具有不同的架构;系统总线,连接到所述多个处理器;SoC管理器,被配置为:响应于检测到死锁状态的发生,根据所述多个处理器中的每个处理器的架构不同地生成各自的信息提取命令,并通过系统总线将各自的信息提取命令发送至所述多个处理器。

    片上系统及其操作方法
    3.
    发明授权

    公开(公告)号:CN110347639B

    公开(公告)日:2024-10-18

    申请号:CN201910228208.1

    申请日:2019-03-25

    Inventor: 禹炯日 白贤哲

    Abstract: 公开了片上系统及其操作方法。所述片上系统(SoC)包括:多个处理器,被配置为:响应于在死锁状态下接收的各自的信息提取命令,存储各自的调试信息,其中,所述多个处理器具有不同的架构;系统总线,连接到所述多个处理器;SoC管理器,被配置为:响应于检测到死锁状态的发生,根据所述多个处理器中的每个处理器的架构不同地生成各自的信息提取命令,并通过系统总线将各自的信息提取命令发送至所述多个处理器。

Patent Agency Ranking