亮度补偿方法、亮度补偿系统和显示系统

    公开(公告)号:CN114005423A

    公开(公告)日:2022-02-01

    申请号:CN202110717914.X

    申请日:2021-06-28

    Abstract: 一种亮度补偿方法,包括:基于测试图像数据生成亮度补偿数据,测试图像数据中的每一个对应于一个灰度等级,并且亮度补偿数据中的每一个包括对应于一个灰度等级的补偿值,基于亮度补偿数据生成平面内数据,平面内数据中的一个基于亮度补偿数据中的一个生成,基于平面内数据生成平面间流数据,平面间流数据中的一个基于被包括在平面内数据中并且被布置在平面内数据内的相同位置处的数据块生成,以及将平面间流数据顺序地存储在存储器中。

    亮度补偿器和包括亮度补偿器的显示系统

    公开(公告)号:CN114694574A

    公开(公告)日:2022-07-01

    申请号:CN202111190892.2

    申请日:2021-10-13

    Abstract: 提供了亮度补偿器和包括亮度补偿器的显示系统。所述亮度补偿器包括存储器装置和亮度补偿电路。存储器装置存储多个亮度补偿数据,并且响应于帧速率调光开启信号而提供所述多个亮度补偿数据之中的第一亮度补偿数据和第二亮度补偿数据。第一亮度补偿数据对应于第一帧速率。第二亮度补偿数据对应于第二帧速率。所述多个亮度补偿数据用于补偿以多个帧速率操作的至少一个区域的亮度。帧速率调光开启信号表示所述至少一个区域的帧速率逐渐改变所处的时间间隔。亮度补偿电路响应于帧速率调光开启信号、第一亮度补偿数据和第二亮度补偿数据而生成第三亮度补偿数据。

    减少噪声或抖动影响的显示驱动器电路

    公开(公告)号:CN110610681B

    公开(公告)日:2024-05-07

    申请号:CN201910461781.7

    申请日:2019-05-30

    Abstract: 显示驱动器电路包括编码模式确定电路和编码器。编码模式确定电路配置为基于分别对应于第一组编码模式的第一组条件来选择用于编码第一图像数据的第一编码模式。编码器配置为以第一编码模式对第一图像数据进行编码。编码模式确定电路还配置为:选择用于编码第二图像数据的第二编码模式,第二图像数据是在接收到第一图像数据之后第(n‑1)个接收到的图像数据;以及,基于分别对应于第一组编码模式的第二组条件,选择用于编码第三图像数据的第三编码模式,第三图像数据是在接收到第一图像数据之后第n个接收到的图像数据。第二组条件中的对应于第二编码模式的第二条件包括比第一组条件中的对应于第二编码模式的第一条件更宽范围的值。

    减少噪声或抖动影响的显示驱动器电路

    公开(公告)号:CN110610681A

    公开(公告)日:2019-12-24

    申请号:CN201910461781.7

    申请日:2019-05-30

    Abstract: 显示驱动器电路包括编码模式确定电路和编码器。编码模式确定电路配置为基于分别对应于第一组编码模式的第一组条件来选择用于编码第一图像数据的第一编码模式。编码器配置为以第一编码模式对第一图像数据进行编码。编码模式确定电路还配置为:选择用于编码第二图像数据的第二编码模式,第二图像数据是在接收到第一图像数据之后第(n-1)个接收到的图像数据;以及,基于分别对应于第一组编码模式的第二组条件,选择用于编码第三图像数据的第三编码模式,第三图像数据是在接收到第一图像数据之后第n个接收到的图像数据。第二组条件中的对应于第二编码模式的第二条件包括比第一组条件中的对应于第二编码模式的第一条件更宽范围的值。

    显示驱动器集成电路及其操作方法

    公开(公告)号:CN116072068A

    公开(公告)日:2023-05-05

    申请号:CN202211369065.4

    申请日:2022-11-03

    Abstract: 提供一种显示驱动器集成电路和操作显示驱动器集成电路的方法。显示驱动器集成电路包括帧缓冲器、多个图像处理电路和图像处理控制器。帧缓冲器顺序地存储从主机处理器接收到的多个帧数据。多个帧数据中的每一个包括多个数据切片。图像处理电路分别对多个帧数据中的对应一个中包括的并且顺序地从帧缓冲器中取出的数据切片执行图像信号处理操作。基于多个帧数据中的第一个中包括的第一多个数据切片和多个帧数据中的第二个中包括的第二多个数据切片,图像处理控制器通过将旁路控制信号施加至图像处理电路将图像处理电路中的至少一个旁路。

    执行内部编码和解码的低功率显示驱动电路及其操作方法

    公开(公告)号:CN114257813A

    公开(公告)日:2022-03-29

    申请号:CN202111116206.7

    申请日:2021-09-23

    Abstract: 提供了一种执行内部编码和解码的低功率显示驱动电路及其操作方法。该显示驱动电路包括:存储器,其被配置为存储由编码器编码的输入比特流;以及控制器,其被配置为根据在第一帧周期中的内部编码是否成功来确定第二帧周期中的输出帧数据所经过的数据路径,其中,当内部编码成功时,控制器在第二帧周期中执行内部编码,将生成的内部比特流存储在存储器中,允许内部比特流经过低功率路径以生成输出帧数据,并且当内部编码失败时,控制器在第二帧周期中通过允许输入比特流经过正常路径来生成输出帧数据,改变内部编码器的编码设置,并且重复内部编码。

Patent Agency Ranking