-
公开(公告)号:CN110232037B
公开(公告)日:2021-11-09
申请号:CN201910161298.7
申请日:2019-03-04
Applicant: 三星电子株式会社
Inventor: 瑞姆达斯·P·卡佳瑞 , 史蒂芬·菲斯契尔 , 佛瑞德·沃里 , 桑庞·保罗·欧拉利格
Abstract: 本发明公开一种主机系统。系统可包含:处理器,运行应用程序;存储器,存储由应用程序使用的数据;上游接口,与处理器通信;下游接口,与存储装置通信。系统还可包含加速模块,所述加速模块使用硬件来实施且包含加速平台管理器以执行加速指令。存储装置可包含:存储装置的端点,用于与加速模块通信;控制器,用以管理存储装置的操作;存储,用于应用程序的应用数据;以及存储装置加速平台管理器,用以辅助加速平台管理器执行加速指令。处理器、加速模块以及存储装置可经由外围组件互连快速总线通信。加速模块可在不将应用数据加载到存储器中的情况下支持针对应用程序对存储装置上的应用数据执行加速指令。也提供一种主机系统的方法和加速模块。
-
公开(公告)号:CN109388515A
公开(公告)日:2019-02-26
申请号:CN201810753492.X
申请日:2018-07-10
Applicant: 三星电子株式会社
Inventor: 瑞姆达斯·P·卡佳瑞 , 佛瑞德·沃里 , 史蒂芬·菲斯契尔 , 奥斯卡·品托
IPC: G06F11/10
Abstract: 一种用于存储数据的系统及方法。多个存储装置直接连接到一个或多个主机计算机,而不存在用于使数据分布到各存储装置并提供数据保护的中间中央控制器。奇偶校验码存储在一个或多个专用存储装置中或分布在多个存储装置中。当存储装置接收到写入命令时,存储装置计算局部奇偶校验码,且如果被写入的数据的奇偶校验码位于另一个存储装置上,则将局部奇偶校验码发送到所述另一个存储装置,所述另一个存储装置利用局部奇偶校验码来更新奇偶校验码。
-
公开(公告)号:CN109388515B
公开(公告)日:2023-11-03
申请号:CN201810753492.X
申请日:2018-07-10
Applicant: 三星电子株式会社
Inventor: 瑞姆达斯·P·卡佳瑞 , 佛瑞德·沃里 , 史蒂芬·菲斯契尔 , 奥斯卡·品托
IPC: G06F11/10
Abstract: 一种用于存储数据的系统及方法。多个存储装置直接连接到一个或多个主机计算机,而不存在用于使数据分布到各存储装置并提供数据保护的中间中央控制器。奇偶校验码存储在一个或多个专用存储装置中或分布在多个存储装置中。当存储装置接收到写入命令时,存储装置计算局部奇偶校验码,且如果被写入的数据的奇偶校验码位于另一个存储装置上,则将局部奇偶校验码发送到所述另一个存储装置,所述另一个存储装置利用局部奇偶校验码来更新奇偶校验码。
-
公开(公告)号:CN110232037A
公开(公告)日:2019-09-13
申请号:CN201910161298.7
申请日:2019-03-04
Applicant: 三星电子株式会社
Inventor: 瑞姆达斯·P·卡佳瑞 , 史蒂芬·菲斯契尔 , 佛瑞德·沃里 , 桑庞·保罗·欧拉利格
Abstract: 本发明公开一种主机系统。系统可包含:处理器,运行应用程序;存储器,存储由应用程序使用的数据;上游接口,与处理器通信;下游接口,与存储装置通信。系统还可包含加速模块,所述加速模块使用硬件来实施且包含加速平台管理器以执行加速指令。存储装置可包含:存储装置的端点,用于与加速模块通信;控制器,用以管理存储装置的操作;存储,用于应用程序的应用数据;以及存储装置加速平台管理器,用以辅助加速平台管理器执行加速指令。处理器、加速模块以及存储装置可经由外围组件互连快速总线通信。加速模块可在不将应用数据加载到存储器中的情况下支持针对应用程序对存储装置上的应用数据执行加速指令。也提供一种主机系统的方法和加速模块。
-
-
-