-
公开(公告)号:CN102693202B
公开(公告)日:2016-08-10
申请号:CN201210082238.4
申请日:2012-03-26
Applicant: 三星电子株式会社
IPC: G06F13/38
CPC classification number: G06F13/3625 , G06F13/4022
Abstract: 一种片上系统(SoC)包括:第一主设备;从设备;总线开关,其传送主设备的第一命令和从设备的第一响应;以及第一优先级控制器,其连接在第一主设备与总线开关之间。该第一优先级控制器基于第一命令和第一响应测量第一带宽和第一等待时间中的至少一个,并根据测量结果中的至少一个调整第一命令的优先级。
-
公开(公告)号:CN102103561A
公开(公告)日:2011-06-22
申请号:CN201010573018.2
申请日:2010-12-01
Applicant: 三星电子株式会社
IPC: G06F13/36
CPC classification number: G06F13/4059
Abstract: 一种数据处理系统中的异步扩展电路。所述异步扩展电路包括异步打包器和异步解包器。所述异步打包器包括:写缓冲器,共同地用于异步桥以及用于扩展和缓冲写通道数据;以及第一和第二异步打包控制器,用于关于在突发写操作期间输入到写缓冲器/从写缓冲器输出的写通道数据,分别根据第一和第二时钟来控制通道压缩。所述异步解包器包括:读缓冲器,共同地用于异步桥以及用于扩展和缓冲读通道数据;以及第一和第二异步解包控制器,用于关于在突发读操作期间输入到读缓冲器/从读缓冲器输出的读通道数据,分别根据第一和第二时钟来控制通道压缩。
-
公开(公告)号:CN102103561B
公开(公告)日:2015-04-01
申请号:CN201010573018.2
申请日:2010-12-01
Applicant: 三星电子株式会社
IPC: G06F13/36
CPC classification number: G06F13/4059
Abstract: 一种数据处理系统中的异步扩展电路。所述异步扩展电路包括异步打包器和异步解包器。所述异步打包器包括:写缓冲器,共同地用于异步桥以及用于扩展和缓冲写通道数据;以及第一和第二异步打包控制器,用于关于在突发写操作期间输入到写缓冲器/从写缓冲器输出的写通道数据,分别根据第一和第二时钟来控制通道压缩。所述异步解包器包括:读缓冲器,共同地用于异步桥以及用于扩展和缓冲读通道数据;以及第一和第二异步解包控制器,用于关于在突发读操作期间输入到读缓冲器/从读缓冲器输出的读通道数据,分别根据第一和第二时钟来控制通道压缩。
-
公开(公告)号:CN102083196B
公开(公告)日:2015-07-08
申请号:CN201010566410.4
申请日:2010-11-26
Applicant: 三星电子株式会社
IPC: H04W56/00
CPC classification number: G06F13/405
Abstract: 本发明示例实施例涉及带宽同步电路和带宽同步方法。带宽同步电路包括扩大器和同步降低单元。扩大器包括根据第一时钟操作的同步打包器和同步解包器。同步降低单元连接到扩大器,并且响应于频率低于第一时钟频率的第二时钟,对扩大器的数据执行同步降低操作。
-
公开(公告)号:CN102693202A
公开(公告)日:2012-09-26
申请号:CN201210082238.4
申请日:2012-03-26
Applicant: 三星电子株式会社
IPC: G06F13/38
CPC classification number: G06F13/3625 , G06F13/4022
Abstract: 一种片上系统(SoC)包括:第一主设备;从设备;总线开关,其传送主设备的第一命令和从设备的第一响应;以及第一优先级控制器,其连接在第一主设备与总线开关之间。该第一优先级控制器基于第一命令和第一响应测量第一带宽和第一等待时间中的至少一个,并根据测量结果中的至少一个调整第一命令的优先级。
-
公开(公告)号:CN102083196A
公开(公告)日:2011-06-01
申请号:CN201010566410.4
申请日:2010-11-26
Applicant: 三星电子株式会社
IPC: H04W56/00
CPC classification number: G06F13/405
Abstract: 本发明示例实施例涉及带宽同步电路和带宽同步方法。带宽同步电路包括扩大器和同步降低单元。扩大器包括根据第一时钟操作的同步打包器和同步解包器。同步降低单元连接到扩大器,并且响应于频率低于第一时钟频率的第二时钟,对扩大器的数据执行同步降低操作。
-
-
-
-
-