一种存储器内存分配访问方法及装置

    公开(公告)号:CN106469118B

    公开(公告)日:2019-08-13

    申请号:CN201510511421.5

    申请日:2015-08-19

    Inventor: 谢良辉 涂柏生

    Abstract: 本发明公开了一种存储器内存分配访问方法及装置,该方法包括:为处理器中各存储器线性分配不同的访问地址,该访问地址中包括直接寻址地址段;根据该直接寻址地址段为该处理器设置直接寻址指令,该直接寻址指令表示将低11位数据地址作为该直接寻址地址段;若该处理器接收到该直接寻址指令,则解析该直接寻址指令以获得该直接寻址地址;访问该直接寻址地址并根据该直接寻址指令执行数据操作。本发明通过为处理器设置直接寻址指令,在直接寻址指令中用低11位表示直接寻址地址段,以扩大直接寻址地址段,提高了访问速度。

    一种异步定时/计数器之间的协同工作方法

    公开(公告)号:CN106597912B

    公开(公告)日:2019-03-12

    申请号:CN201510678811.1

    申请日:2015-10-19

    Abstract: 本发明涉及定时/计数器控制技术领域,尤其涉及一种异步定时/计数器之间的协同工作方法。在本发明中,所述异步定时/计数器之间的协同工作方法包括:将控制定时/计数器配置为主定时/计数器,将受控定时/计数器配置为从定时/计数器,所述主定时/计数器的输出端输出一控制信号经一同步电路至所述从定时/计数器的输入端以实现主定时/计数器对从定时/计数器的控制。在本发明中,所述主定时/计数器对所述从定时/计数器的控制是通过硬件电路触发的,而不需要复杂的软件指令,提高了算法的运行速度且降低了软件指令的复杂性。

    一种低功耗GPU的SOC方法
    3.
    发明公开

    公开(公告)号:CN107168457A

    公开(公告)日:2017-09-15

    申请号:CN201710172706.X

    申请日:2017-03-22

    CPC classification number: G06F1/08 G06F1/26 G06F1/324 G06F1/3296

    Abstract: 本发明公开了一种低功耗GPU的SOC方法,GPU内部包括电源模块PWR、可编程电压调节器PVS、可编程时钟产生器PCLK、时钟产生器2 CLK2、高性能GPU模块GPU、MCU内核MCU以及电压域转换接口PDI,通过GPU内部的MCU内核MCU控制高性能GPU模块GPU的工作电压以及工作时钟频率,在GPU处理器处于对频率要求不高的应用阶段,通过同时降低GPU处理器的工作电压以及工作时钟频率,降低GPU的功耗。本方法可以使GPU能够适用于对功耗要求较高的场合,在GPU处理器处于对频率要求较高的应用阶段,通过同时提高GPU处理器的工作电压以及工作时钟频率,又可以使GPU处理器获得高性能,使其能够处理复杂的视频处理运算。

    一种MCU芯片中的存储复用控制系统

    公开(公告)号:CN107133066A

    公开(公告)日:2017-09-05

    申请号:CN201710213678.1

    申请日:2017-04-01

    Abstract: 本发明公开了一种MCU芯片中的存储复用控制系统,MCU芯片内部包括MCU内核CORE、芯片配置控制单元CONFIG、NVM存储器和NVM存储器地址映射单元MAP_CTRL,NVM存储器用于存储用户的程序,MCU内核CORE在工作时,需要从NVM存储器中读回指令码,然后根据指令码执行相应的操作。本发明当应用程序需要升级时,只需要将更新的程序烧写至一次可编程型的NVM存储器的其它分页存储区,而不需要替换原来的芯片,从而降低了用户的产品开发成本,提高产品的竞争力。

    一种基于MCU的低功耗串行通信芯片

    公开(公告)号:CN106649183A

    公开(公告)日:2017-05-10

    申请号:CN201611016787.6

    申请日:2016-11-18

    CPC classification number: Y02D10/14 Y02D10/151 G06F13/4291 G06F1/3237

    Abstract: 本发明公开了一种基于MCU的低功耗串行通信芯片,包括MCU内核MCU_CORE、串行通信单元SCC、IO控制单元IO_CTRL、功耗管理单元PMC、时钟单元CLOCK_GEN、程序存储器PMEM、程序存储接口控制单元PMEM_INTF、数据存储器DMEM和数据存储接口控制单元DMEM_INTF。本发明具有低功耗的优点。在通信的过程中,通信的上层协议部分通过MCU内核来实现,而物理层的接收与发送即通过芯片内的串行通信单元实现,串行通信单元在接收与发送的过程中,MCU内核处理低功耗的休眠状态,串行通信单元在工作中亦通过低功耗模式完成读取程序存储器,以及写入数据存储器等过程,芯片在完成串行通信过程中能够以较低的功耗来实现通信。

    一种多次可编程硬件加密方法及装置

    公开(公告)号:CN106599693A

    公开(公告)日:2017-04-26

    申请号:CN201510672952.2

    申请日:2015-10-16

    Abstract: 本发明适用于多次可编程硬件加密领域,提供了一种多次可编程硬件加密方法及装置,该多次可编程硬件加密方法包括:芯片上电;当该芯片进入校验读取模式时,利用读取线程,读取辅助加密位的值;判断该辅助加密位的值与保护读写时序的辅助加密值是否一致;一致时,读取加密位的值;判断该加密位的值是否为预设的加密值;根据该加密位的判断结果,读取MTP数据,该MTP数据为存储在多次可编程硬件内部的数据。本发明一方面,加大了破解难度,即使芯片原厂泄露了MTP读取时序,也无法轻易读取加密过的程序文件,提高了多次可编程硬件的安全程度,另一方面,具备了足够的灵活性,可根据需求设计不同加密位和辅助加密位,提高了多次可编程硬件的智能程度。

    一种用于微控制器的程序存储器管理装置

    公开(公告)号:CN106598660A

    公开(公告)日:2017-04-26

    申请号:CN201611122074.8

    申请日:2016-12-08

    Abstract: 本发明公开了一种用于微控制器的程序存储器管理装置,包括MCU内核、芯片选项控制单元、程序存储器和程序存储器地址译码单元,本发明的有益效果是:1、本发明中,程序存储器的访问模式包括普通模式和分页模式。2、具有低成本的优点。一次可编程的存储器因为其成本低,所以经常被应用到微控制器中作为程序存储器来使用。在普通的一次可编程型的微控制器中,用户程序只能被烧录一次,当用户程序需要升级时,只能替换原来的微控制器芯片。使用本方案时,当应用程序需要升级时,只需要将更新的程序烧录至一次可编程型的程序存储器的其它分页存储区,而不需要替换原来的芯片,也不需要使用成本相对高的多次可编程存储器作为微控制器芯片的程序存储器。

    一种微控制器及其低功耗EEPROM接口电路

    公开(公告)号:CN106598485A

    公开(公告)日:2017-04-26

    申请号:CN201611038637.5

    申请日:2016-11-23

    CPC classification number: G06F3/0625 G06F3/0673

    Abstract: 本发明公开了一种微控制器及其低功耗EEPROM接口电路,包括时钟模块、EEPROM存储器、EEPROM接口控制模块、代码选项模块和微控制器内核,所述微控制器内核分别连接时钟模块和EEPROM存储器,时钟模块还连接EEPROM存储器,EEPROM存储器还分别连接存储器和代码选项模块,本发明通过EEPROM接口管理模块对EEPROM存储器进行低功耗的读时序控制,能够节省EEPROM存储器的功耗,从而使微控制器芯片适用于低功耗应用要求。本发明还可以通过改变微控制器芯片中延时控制单元的延时控制信息,使方案能够适用于不同类型和不同性能的EEPROM的设计项目,具有适用性广的、实用性强的优点。

    一种微控制器芯片的低功耗管理方法

    公开(公告)号:CN106354243A

    公开(公告)日:2017-01-25

    申请号:CN201610816831.5

    申请日:2016-09-12

    CPC classification number: G06F1/3234

    Abstract: 本发明公开了一种微控制器芯片的低功耗管理方法,微控制器内部包括时钟产生模块CLK_GEN、复位控制模块RST_CTRL、OTP存储器、OTP接口控制模块OTP_INTF、代码选项模块CODE_OPTION、微控制器内核MCU_CORE,其中,用户指令码存储于OTP存储器中,OTP存储器同时用来存储芯片的代码选项。本发明在芯片中的通过OTP接口管理模块对OTP存储器进行读写控制,同时对OTP存储器进行智能的功耗管理,在MCU芯片应用于低功耗要求的场合时,能够节省OTP存储器的功耗,从而使MCU芯片具有更低功耗的优点。

    一种带LVR功能的POR电路
    10.
    发明公开

    公开(公告)号:CN106160712A

    公开(公告)日:2016-11-23

    申请号:CN201610535544.7

    申请日:2016-07-08

    CPC classification number: H03K17/223

    Abstract: 本发明公开了一种带LVR功能的POR电路,包括启动电路、电流基准电路和电压检测电路,所述启动电路包括MOS管P7、MOS管N7、MOS管N8和电容C1,所述电流基准电路包括MOS管P1、MOS管P2、MOS管N1、MOS管N2、电容C2、电容C2和电阻R1,所述电压检测模块包括MOS管P3、MOS管P4、MOS管P5、MOS管P6、MOS管N3、MOS管N4、MOS管N5和MOS管N6。本发明带LVR功能的POR电路不仅带LVR功能,且功耗低面积小,上电掉电复位十分可靠。

Patent Agency Ranking