-
公开(公告)号:CN100527608C
公开(公告)日:2009-08-12
申请号:CN200610154379.7
申请日:2006-09-26
Applicant: 日本电气株式会社
CPC classification number: H03F3/45183 , G09G3/3685 , G09G2310/027 , H03F3/505 , H03F2203/45616 , H03F2203/45674 , H03F2203/5021 , H03F2203/5039
Abstract: 本发明提供一种减小译码器面积并进行高精度输出的多值差动放大器。具备:第一差动对(101、102)和第二差动对(103、104);与第一和第二差动对的输出对公共连接的负载电路;对第一和第二差动对供给电流的第一和第二电流源;接收第一和第二差动对的公共的输出信号,充电或放电驱动输出端子的放大级;和切换控制对第一和第二差动对的差动输入的信号输入的控制电路,数据输出期间包括第一和第二期间,在第一期间对第一差动对的差动输入输入输出端子的电压Vout和参考电压Vref,将Vout和Vref分别蓄积在与第一差动对的差动输入连接的第一和第二电容,对第二差动对的差动输入输入第一和第二电压,在第二期间,第一差动对的差动输入与输出端子的电压和参考电压的供给断开,被输入第一和第二电容的蓄积电压,对第二差动对的差动输入输入Vout和第三电压。
-
公开(公告)号:CN100505023C
公开(公告)日:2009-06-24
申请号:CN200610077178.1
申请日:2006-04-27
Applicant: 日本电气株式会社
CPC classification number: G09G3/3266 , G09G3/3275 , G09G2300/0842 , G09G2310/0248 , G09G2310/027 , G09G2320/0252 , G09G2330/021
Abstract: 本发明提供一种不需要增加输出缓冲器的驱动能力,而能够提高灰度信号电压对像素电极的驱动能力的显示品质较高的显示装置以及数据驱动器。具有:显示部(101),其具有矩阵状设置在多根数据线(102)与多根扫描线(103)的交叉部中的多个像素电极(117)、以及漏极与源极的一方与像素电极相连接,漏极与源极的另一方与数据线相连接,栅极与扫描线相连接的TFT(105);对多根扫描线以给定的扫描周期分别供给扫描信号的栅极驱动器(108);数据驱动器(109),其具有将视频数据变换成灰度信号的D/A变换电路(202)、以给定的输出周期依次放大输出上述灰度信号的多个缓冲放大器(201)、以及具有分别连接在多个缓冲放大器的输出端与多根数据线之间的多个开关(250)的输出开关电路(114);延迟控制电路(115),其控制栅极驱动器(108),使得上述给定的扫描周期相对上述给定的输出周期延迟给定的延迟期间;输出开关控制电路(116),其在上述给定的延迟期间中,将输出开关电路(114)控制为断开状态;以及对上述视频数据、栅极驱动器(108)、数据驱动器(109)、延迟控制电路(115)、以及输出开关控制电路(116)分别进行控制的显示控制器(120)。
-
公开(公告)号:CN100468961C
公开(公告)日:2009-03-11
申请号:CN200410058972.2
申请日:2004-07-23
Applicant: 日本电气株式会社 , 恩益禧电子股份有限公司
Inventor: 土弘
CPC classification number: H03F3/45475 , H03F3/3022 , H03F3/303 , H03F3/4521 , H03F2203/45726
Abstract: 提供一种可以在抑制消耗电力的状态型实现快速化的差分放大器。具有差分放大级(4)和输出放大级(5)。其中,输出放大级(5)具有:连接在高电位侧电源VDD和输出端子(3)之间,在控制端子(10)连接差分第1输出的上拉用第1晶体管(101);连接在输出端子3和低位侧电源VSS之间,在控制端子(20)连接差分第2输出的下拉用第2晶体管(102);电容元件(110);将电容元件(110)自由切换地连接在输出端子(3)和第1晶体管(101)的控制端子(10)之间或输出端子(3)和第2晶体管(102)的控制端子(20)之间的开关(111)、(112)。
-
公开(公告)号:CN101222231A
公开(公告)日:2008-07-16
申请号:CN200810001911.0
申请日:2004-10-27
Applicant: 日本电气株式会社 , 恩益禧电子股份有限公司
Inventor: 土弘
CPC classification number: G09G3/3696 , G09G3/3688 , G09G2310/027 , H03M1/765
Abstract: 本发明提供一种解码电路,其输入电压值相互不同的第1到第m参照电压,其中m=2K,即2的K次方,K为2以上的正整数,根据输入的第1至第2K个位信号,选择关于所述第1到第2K参照电压的4K,即4的K次方个的组合的电压对之中的任一对,供给所述第1、第2端子。这样,可以削减必要的输入电压数,并且削减晶体管数,达到节省面积的目的。本发明同时还提供一种数据驱动器以及显示装置。
-
公开(公告)号:CN1992526A
公开(公告)日:2007-07-04
申请号:CN200610156609.3
申请日:2006-12-28
Applicant: 日本电气株式会社
IPC: H03K19/0185 , G09G3/20 , G09G3/36 , G02F1/133 , H03K5/02
CPC classification number: H03K3/35613
Abstract: 提供即使输入信号的振幅小、输出信号的振幅大也能够可靠工作的电平移动电路,包括:第一及第二端子(1、2),输入具有第一振幅的输入信号(IN)及其互补信号(INB);第三及第四端子(3、4),输出具有比第一振幅大的第二振幅的输出信号(OUT)及其互补信号(OUTB);输出电路(100),其包括:分别连接在第一电源(VSS)与第四及第三端子之间的第一极性的第一及第二晶体管(M1、M2);以及分别连接在第二电源(VDD2)与第四及第三端子之间、且控制端分别与第三及第四端子连接的第二极性的第三及第四晶体管(M3、M4);第一电流控制电路(200),基于所述输入信号(IN)和所述输出信号的互补信号(OUTB)进行控制以使驱动第四端子的电流流经第一晶体管(M1);第二电流控制电路(300),基于所述输入信号的互补信号(INB)和所述输出信号(OUT)进行控制以使驱动第三端子的电流流经第二晶体管(M2)。
-
公开(公告)号:CN1855701A
公开(公告)日:2006-11-01
申请号:CN200610075152.3
申请日:2006-04-25
Applicant: 日本电气株式会社
Inventor: 土弘
CPC classification number: H03F3/45183 , H03F2203/45138 , H03F2203/45366 , H03F2203/45396 , H03F2203/45616 , H03F2203/45682 , H03F2203/45726
Abstract: 一种差动放大器,具备:由第1、第2差动对;分别与第1差动对连接的开关(151、152)、开关(153、154);分别连接在第2差动对的输入对的一方和端子(T2)、输出端子之间的开关(155、156);分别连接在第2差动对的输入对的另一方与输出端子、端子(T1)之间的开关(157、158),切换控制第1连接状态和第2连接状态。该第1连接状态为第1差动对的第1以及第2输入分别与端子(T1)以及输出端子连接,第2差动对的第1以及第2输入分别与端子(T2)以及输出端子连接;该第2连接状态为第1差动对的第1以及第2输入分别与输出端子以及端子(T2)连接,第2差动对的第1以及第2输入分别与输出端子以及端子(T1)连接。
-
公开(公告)号:CN1254008C
公开(公告)日:2006-04-26
申请号:CN03103193.5
申请日:2003-02-08
Applicant: 日本电气株式会社
CPC classification number: G09G3/3696 , G09G3/3208 , G09G3/3225 , G09G3/3291 , G09G3/3648 , G09G2300/0842 , H03F3/45753 , H03F3/45977
Abstract: 一种能够实现低功耗和高精度输出的放大器电路。一个控制单元控制偏差校正电路的每个开关以便选择与通过输入信号选择单元选择的输入信号的电压电平有关的电容器,具有按照由选择的电容器存储的输入信号的电压电平产生的运算放大器的偏压,并通过使用选择的电容器保持的偏压来校正运算放大器的输出。
-
公开(公告)号:CN1252914C
公开(公告)日:2006-04-19
申请号:CN03106354.3
申请日:2003-02-25
Applicant: 日本电气株式会社
Inventor: 土弘
CPC classification number: G09G3/2011 , G09G3/3685 , G09G2310/0291 , H03F3/45183 , H03F3/72 , H03F2203/45506 , H03F2203/45616
Abstract: 提供振幅差偏差小、可全区域驱动、消耗功率也小的差动电路及放大电路。包括p型晶体管对(101、102)和n型晶体管对(103、104),在晶体管对(101、102)的共用连接的源极和电源VDD间,并联连接电流源和开关,在晶体管对(103、104)的共用连接的源极和电源VSS间,并联连接电流源和开关,包括连接切换部件(开关112~119),可将各个晶体管对自由切换成差动对、以及电流镜对,在所述两个晶体管对中的一个为差动对时,另一个为电流镜对。本发明提供在差动级的输入电压低时,通过将输出电压升高至某个电平以上来扩大输入电压范围的电路,在构成差动对的晶体管对(213、214)中附加与所述差动对同极性的晶体管(216),设定所述控制电压(BN),使得在控制端子形成非反转输入端子的所述晶体管截止的范围时,对所述非反转输入端子的输入电压(Vin)使所述附加的晶体管导通。
-
公开(公告)号:CN1521715A
公开(公告)日:2004-08-18
申请号:CN200410004895.2
申请日:2004-02-12
Applicant: 日本电气株式会社 , 恩益禧电子股份有限公司
Inventor: 土弘
CPC classification number: G09G3/3685 , G09G2310/027 , G09G2310/0291 , G09G2320/0252 , G09G2330/02 , G09G2330/021
Abstract: 一种驱动电路,包括:具有第一动作范围并对输出端子(2)充电驱动的第一放大电路(20)、具有第二动作范围并对所述输出端子放电驱动的第二放大电路(30)、将第一以及第二动作范围的共有范围的上限侧电压(V1)以及下限侧电压(V2)以及所需电压(Vin)的任意一个向所述第一或者所述第二放大电路的输入端供给的输入控制电路(10),在将输出端子驱动到所需电压的驱动期间,设置:输入控制电路(10)将电压(V1)或者电压(V2)向第一以及第二放大电路(20、30)的输入端供给的第一期间(T1);输入控制电路(10)将所需电压(Vin)向所述第一以及第二放大电路(20、30)的输入端供给的第二期间(T2)。
-
公开(公告)号:CN1521714A
公开(公告)日:2004-08-18
申请号:CN200410004894.8
申请日:2004-02-12
Applicant: 日本电气株式会社 , 恩益禧电子股份有限公司
Inventor: 土弘
CPC classification number: G09G3/3688 , G09G2330/021
Abstract: 一种驱动电路,用于将电容性负载快速驱动到所需电压,在1数据驱动期间上设置第一期间和第二期间,在第一期间,设定驱动电压(V1)的充电驱动用放大晶体管(101)和使V1<V2的设定驱动电压(V2)的放电驱动用放大晶体管(102)可以同时动作,在第二期间,通过使进行充电驱动或者放电驱动之任一个的放大晶体管(101或者102)和进行其相反驱动的恒流源(103或者104)动作而驱动到所需电压。由此,具有宽动态范围以及低耗电,可以实现高速驱动、高精度输出和节省面积。
-
-
-
-
-
-
-
-
-