PCIE交换芯片端口的数据调度方法及装置

    公开(公告)号:CN111858413B

    公开(公告)日:2022-05-27

    申请号:CN202010610211.2

    申请日:2020-06-29

    IPC分类号: G06F13/16 G06F13/42

    摘要: 本公开提供了一种PCIE交换芯片端口的数据调度方法及装置,所述方法包括:根据事务包的应答类型,将PCIE交换芯片端口接收到的事务包写入所述端口的存储空间;根据存储空间中事务包的写入顺序,于预设记录队列中依次入队记录所述应答类型;确定所述存储空间中前一已取出事务包的调度阻塞状态;通过数据链路层获取链路对边设备对各所述应答类型的事务包的剩余接收量;基于所述记录队列、所述调度阻塞状态以及所述剩余接收量,对所述存储空间中事务包进行调度。本公开实施例能够保证PCIE交换芯片端口的数据调度的准确度。

    发射机及其均衡电路、发射机电路

    公开(公告)号:CN113872624B

    公开(公告)日:2022-02-15

    申请号:CN202111442437.7

    申请日:2021-11-30

    发明人: 胡美璜 栾昌海

    IPC分类号: H04B1/04 H04L25/03

    摘要: 本申请提供了一种发射机及其均衡电路、发射机电路。发射机均衡电路包括主信号生成电路,第一延迟电路,处理电路以及累加电路。其中,主信号生成电路具有主信号输出端,用于输出第一主信号;第一延迟电路用于将第一主信号延迟生成第二主信号;处理电路用于将第一主信号转换为补偿信号;累加电路用于将补偿信号与第二主信号相累加,以通过补偿信号的低电平分量降低第二主信号对应的第一低电平分量的幅值,且通过补偿信号的高电平分量提高第二主信号对应的第一高电平分量的幅值,以增宽第一高电平分量与第一低电平分量之间的幅值差。本申请实施例通过降低低电平幅值,增加高电平幅值来增宽信号幅值,进而来降低信号在信道传输的失真度。

    信号毛刺消除电路和信号检测电路

    公开(公告)号:CN111884664B

    公开(公告)日:2022-02-08

    申请号:CN202010679623.1

    申请日:2020-07-14

    发明人: 沈炎俊 唐重林

    IPC分类号: H04B1/10 H04B1/16

    摘要: 本申请的实施例提供了一种信号毛刺消除电路和包括该信号毛刺消除电路的信号检测电路,信号毛刺消除电路包括相并联的第一支路和第二支路、以及第一选通模块;第一选通模块的两数据输入端分别与第一支路的输出端和第二支路的输出端相连,第一选通模块受控于第一时钟信号进行数据输入端选通,以输出所选通数据输入端中输入的信号;第一支路包括第一模块、第二选通模块和第一驱动模块,第一模块包括第一或非门和第二或非门;第二支路包括第二模块、第三选通模块和第二驱动模块,第二模块包括第三或非门和第四或非门;由此实现了有效消除信号中的毛刺,保证了信号的稳定性。

    一种可调均衡器及调整方法

    公开(公告)号:CN113206810B

    公开(公告)日:2021-09-17

    申请号:CN202110754603.0

    申请日:2021-07-05

    发明人: 马艳

    IPC分类号: H04L25/03

    摘要: 本申请属于集成电路设计技术领域,具体公开了一种可调均衡器及可调均衡器调整方法,本申请的可调均衡器包括可调峰化电路和负电容电路,通过可调峰化电路来调整可调均衡器频率响应中的补偿起点,通过负电容电路来调节可调均衡器的负载电容值,利用可调峰化电路和负电容电路共同调整可调均衡器频率响应中的高峰点,通过可调均衡器频率响应中的高峰点与可调均衡器频率响应中的补偿起点的调整来实现带宽的调整,使得可调均衡器的适用性更广泛,可以针对不同种类的信道条件做均衡处理。

    串并转换电路、方法及串行解串器

    公开(公告)号:CN113258921A

    公开(公告)日:2021-08-13

    申请号:CN202110611491.3

    申请日:2021-06-02

    发明人: 马艳

    IPC分类号: H03K19/0185

    摘要: 本申请提供了一种串并转换电路、方法及串行解串器,所述串并转换电路包括:时钟模块,用于根据第一控制信号对输入时钟信号进行分频处理,以输出至少三个分频时钟信号;数据转换模块,包括至少三个串联连接的数据转换单元,数据转换单元用于根据第一控制信号和分频时钟信号对输入数据进行串并转换,以得到输出数据;至少三个数据转换单元的输出数据具有不同的有效位宽;输出选择模块,用于根据第二控制信号选择至少三个数据转换单元的输出数据中的一个作为目标输出数据输出。在本申请提供的串并转换电路可以实现多种不同有效位宽的输出数据的输出,灵活性高,同时也方便后续数字电路的规划和设计,达到尽可能的节省资源,降低功耗。

    数据处理方法和装置
    76.
    发明公开

    公开(公告)号:CN113076070A

    公开(公告)日:2021-07-06

    申请号:CN202110623389.5

    申请日:2021-06-04

    发明人: 柳阳

    IPC分类号: G06F3/06

    摘要: 本申请提供了一种数据处理方法和装置。该方法包括:获取双倍速率同步动态随机存储器中读写状态机的状态;获取双倍速率同步动态随机存储器在待选择命令中选取的状态对应的指定命令,指定命令指示了在双倍速率同步动态随机存储器中指定命令针对的目标区块;在处理指定命令之外的待选择命令中选取针对目标区块的待执行命令;执行待执行命令,以对目标区块中的数据进行处理,减少了执行双倍速率同步动态随机存储器中的执行命令时,切换区块的次数,节约了切换区块花费的等待时间,从而提高了数据处理效率。

    电阻自动校准电路
    77.
    发明公开

    公开(公告)号:CN111930175A

    公开(公告)日:2020-11-13

    申请号:CN202010902742.9

    申请日:2020-08-31

    发明人: 丁俊 唐重林

    IPC分类号: G05F3/26

    摘要: 本申请的实施例提供了一种电阻自动校准电路,应用于集成电路芯片,其特征在于,集成电路芯片中设有片内带隙基准电压源,片内带隙基准电压源用于提供片内带隙基准电压;电阻自动校准电路包括:用于产生基准电压的基准电压输出模块、用于产生第一电压的第一电压输出模块、以及控制信号输出模块。控制信号输出模块包括预放大器、比较器和数字模块,比较器用于对预放大器所输出放大后的基准电压和所输出放大后的第一电压进行比较,并输出比较信号,数字模块用于根据比较信号输出控制信号,可调电阻根据控制信号调节自身的接入电阻,直至基准电压与第一电压相等,可以实现自动进行发送端电阻或者接收端电阻校准。

    重定时器芯片的码流切换方法及装置

    公开(公告)号:CN111917515A

    公开(公告)日:2020-11-10

    申请号:CN202010751624.2

    申请日:2020-07-30

    发明人: 刘小卫

    IPC分类号: H04L1/00

    摘要: 本公开提供了一种重定时器芯片的码流切换方法及装置,所述方法包括:生成本地码流并将所述本地码流传输至所述重定时器芯片的下游设备;接收来自所述重定时器芯片的上游设备的上游码流;检测所述本地码流的边界以及所述上游码流的边界;通过在所述本地码流插入用于占位的有序集将所述本地码流的边界与所述上游码流的边界进行对齐,并继续生成边界对齐后的本地码流以及继续将所述边界对齐后的本地码流传输至所述下游设备;将传输至所述下游设备的码流从所述边界对齐后的本地码流切换为所述上游码流。本公开实施例能够实现码流的无缝切换。

    占空比校正电路
    79.
    发明授权

    公开(公告)号:CN118590035B

    公开(公告)日:2024-11-05

    申请号:CN202411064528.5

    申请日:2024-08-05

    发明人: 栾昌海

    摘要: 本申请属于信号校准技术领域,具体涉及一种占空比校正电路,占空比校正电路包括多个级联的占空比调整模块,占空比调整模块包括边沿调整单元、波形整形单元和相位调整单元,边沿调整单元根据反馈信号输入端信号,调整时钟信号输入端信号的上升沿时间或下降沿时间,生成时钟信号输出端信号,波形整形单元与两个边沿调整单元的时钟信号输出端连接,用于缩短时钟信号输出端信号的上升沿时间和下降沿时间,相位调整单元连接在边沿调整单元和波形整形单元之间或连接波形整形单元的两个输出端。相位调整单元用于调整单个占空比调整模块的输出相位,增大多个级联的占空比调整模块的共模增益,提高共模信号的传递效率以及信号传输的精度和准确性。

    电阻自动校准电路
    80.
    发明授权

    公开(公告)号:CN111930175B

    公开(公告)日:2024-07-26

    申请号:CN202010902742.9

    申请日:2020-08-31

    发明人: 丁俊

    IPC分类号: G05F3/26

    摘要: 本申请的实施例提供了一种电阻自动校准电路,应用于集成电路芯片,其特征在于,集成电路芯片中设有片内带隙基准电压源,片内带隙基准电压源用于提供片内带隙基准电压;电阻自动校准电路包括:用于产生基准电压的基准电压输出模块、用于产生第一电压的第一电压输出模块、以及控制信号输出模块。控制信号输出模块包括预放大器、比较器和数字模块,比较器用于对预放大器所输出放大后的基准电压和所输出放大后的第一电压进行比较,并输出比较信号,数字模块用于根据比较信号输出控制信号,可调电阻根据控制信号调节自身的接入电阻,直至基准电压与第一电压相等,可以实现自动进行发送端电阻或者接收端电阻校准。