-
公开(公告)号:CN104375789B
公开(公告)日:2018-03-23
申请号:CN201310354643.1
申请日:2013-08-14
Applicant: 杭州海康威视数字技术股份有限公司
IPC: G06F3/14
Abstract: 本发明公开了一种拼接屏的同步显示方法及系统,在上述方法中,视频输出单元在接收到同步应答信号的时刻,采用基准时钟启动定时器,其中,同步应答信号是在同步控制单元接收到全部视频输出单元发出的同步请求信号后反馈至每个视频输出单元的,基准时钟是在同步控制单元上电后,从同步控制单元获得的;视频输出单元在每隔预设时长采用定时器生成定时标识;视频输出单元按照定时标识对接收到的图像分割块进行同步显示。根据本发明提供的技术方案,改善了整个系统的容错性,提高了整个系统同步显示的准确性。
-
公开(公告)号:CN106445565A
公开(公告)日:2017-02-22
申请号:CN201510430281.9
申请日:2015-07-21
Applicant: 杭州海康威视数字技术股份有限公司
IPC: G06F9/445
Abstract: 本发明公开了一种现场可编程门阵列的升级方法及装置,其中,该方法包括:多片现场可编程门阵列分别从同一存储器中读取对应的升级文件,其中,存储器中预先存储有多片现场可编程门阵列对应的升级文件;以及多片现场可编程门阵列分别根据对应的升级文件进行升级。本发明解决了相关技术中在无外部控制单元配合的条件下多片现场可编程门阵列升级效率较低的技术问题。
-
公开(公告)号:CN102857738B
公开(公告)日:2015-09-02
申请号:CN201210281538.5
申请日:2012-08-09
Applicant: 杭州海康威视数字技术股份有限公司
Abstract: 本发明公开了多屏控制的图像显示系统、方法及多屏控制装置,其中,该装置包括配置单元、图像数据输入模块、视频分割处理模块、交换模块以及多个缩放和输出显示模块;所述配置单元,配置分割参数及各分割块与缩放和输出显示模块的对应关系,还配置缩放比例和显示位置;所述图像数据输入模块,将图像数据传送给视频分割处理模块;所述交换模块,将分割参数及对应关系传送给视频分割处理模块;并将缩放比例和显示位置传送给对应的缩放和输出显示模块;所述视频分割处理模块,将分割块发送给对应的缩放和输出显示模块;所述缩放和输出显示模块,按照缩放比例对图像进行缩放,显示在与显示位置相应的位置上。本发明方案能够减少图像显示的时延。
-
公开(公告)号:CN104702875A
公开(公告)日:2015-06-10
申请号:CN201310700775.5
申请日:2013-12-18
Applicant: 杭州海康威视数字技术股份有限公司
Abstract: 本发明公开了一种液晶显示设备,包括:液晶驱动模块、图像处理模块和液晶显示屏;所述液晶驱动模块,用于根据接收到的视频信号生成标准LVDS视频信号,并发送给所述图像处理模块;所述图像处理模块,用于从获取到的标准LVDS视频信号中解析出各帧视频图像,分别对各帧视频图像进行图像质量优化,并将优化后的各帧视频图像还原为标准LVDS视频信号,发送给所述液晶显示屏进行显示。本发明同时公开了一种视频图像显示方法。应用本发明所述方案,能够降低实现成本。
-
公开(公告)号:CN101873418A
公开(公告)日:2010-10-27
申请号:CN200910175145.4
申请日:2009-09-23
Applicant: 杭州海康威视数字技术股份有限公司
Abstract: 本发明公开一种网络摄像机、网络监控终端、网络监控系统及方法,涉及安防领域。所述网络摄像机具有光接口装置,由该光接口装置直接接入光纤,所述光接口装置包括格式编码模块、并串转换模块及光电模块。所述网络监控终端具有光接口装置,由该光接口装置直接接入光纤,所述光接口装置包括光电模块、串并转换模块及格式解码模块。另外,本发明还提供了网络监控系统及方法。网络摄像机通过内置的光接口装置,将采集的原始视频信号经过其格式编码模块、并串转换模块及光电模块处理后,可以直接接入光纤传输,从而无需压缩,使监控终端接收到的图像质量很高,且有效避免了延时的问题。
-
公开(公告)号:CN202661817U
公开(公告)日:2013-01-09
申请号:CN201220233956.2
申请日:2012-05-22
Applicant: 杭州海康威视数字技术股份有限公司
IPC: G05B19/042
Abstract: 本实用新型提供了一种基于FPGA的多路模拟切换装置,该装置包含:N片用以将模拟信号转换为数字信号的AD芯片、N片用以将数字信号转换为模拟信号的DA芯片及现场可编程门阵列FPGA芯片;FPGA芯片在上电后从外部加载配置信息及时钟信息,利用时钟信息生成FPGA时钟频率,利用配置信息生成一个用以表示输入与输出间连接关系的真值表;FPGA芯片将任一AD芯片输入的数字信号进行缓存,利用AD芯片的地址信息及真值表进行逻辑运算,获得用以输出数字信号的DA芯片的地址信息,根据DA芯片的地址信息输出缓存的来自AD芯片的数字信号至DA芯片。采用本实用新型的装置,能够进行任一输入与任一输出间的切换,降低硬件成本。
-
公开(公告)号:CN203689503U
公开(公告)日:2014-07-02
申请号:CN201320817379.6
申请日:2013-12-11
Applicant: 杭州海康威视数字技术股份有限公司
IPC: G06F9/445
Abstract: 本实用新型公开了基于现场可编程门阵列实现的单板系统,该单板系统包括一片闪存FLASH芯片、一片主现场可编程门阵列FPGA和至少一片从FPGA芯片;所述FLASH芯片与主FPGA芯片连接,存储主FPGA芯片和从FPGA芯片的配置程序;主FPGA芯片与FLASH芯片连接,还与从FPGA芯片连接,主FPGA芯片从FLASH芯片中读取从FLASH芯片的配置程序,发送给相应从FPGA芯片;从FPGA芯片与主FPGA芯片连接,接收主FPGA芯片发送的配置程序,运行配置程序。本实用新型方案能够简化设计的复杂度,节省成本,且提高配置的工作频率。
-
-
-
-
-
-