-
公开(公告)号:CN117526926B
公开(公告)日:2024-11-26
申请号:CN202311492367.5
申请日:2023-11-09
Applicant: 电子科技大学
Abstract: 本发明涉及集成电路领域,具体为一种宽调节范围低相位噪声的环形压控振荡器。本发明通过在控制电压较大和较小的情况下分别启动到电源和到地的通路以实现较大的电流变化从而实现宽调节范围且可以适应较宽的控制电压范围变化,减小了对额外控制电路的需求,减小了功耗和面积;在延时单元采用多输入设计,减小对跨导的需求,从而显著降低电路功耗;采用额外输入晶体管辅助输出节点的电位提升,从而在宽电流变化幅度情况下也能摆幅相对恒定,扩大了输出频率范围;通过引入额外的反相器延时单元添加慢速回路,以极大改善线性度,并辅以交叉耦合的正反馈作用降低相位噪声。最终,本发明实现了宽调节范围低相位噪声的环形压控振荡器。
-
公开(公告)号:CN114978179B
公开(公告)日:2024-10-01
申请号:CN202210729709.X
申请日:2022-06-24
Applicant: 电子科技大学
Abstract: 本发明属于模拟集成电路技术领域,具体涉及一种可校正的混合结构数模转换器及应用。本发明通过将L位C2C DAC阵列的2~L位权重电容拆分成两个等权重的电容,同时将高位终端电容拆分成两个等权重的电容;上述拆分的两个等权重电容分别用于量化和冗余,在不破坏C2C DAC结构原理基础上增加冗余位,使得码字矩阵非奇异化,在校正电容权重时校正算法能够完全收效;最终解决了C2C DAC阵列电容失配以及引入的节点寄生电容恶化线性度的问题,并使得最小均方(LMS)算法可用。应用于构成模数转换器时,在保证低电容面积的基础上,使用正切和反切交替进行的开关切换方式进行量化,引入开关切换的误差,使得LMS校正算法能更快收敛。
-
公开(公告)号:CN118473408A
公开(公告)日:2024-08-09
申请号:CN202410632519.5
申请日:2024-05-21
Applicant: 电子科技大学
Abstract: 本发明属于模拟集成电路技术领域,具体为一种自校准的高精度混合型DAC。本发明采用高N‑M位的R‑2R电阻型DAC与低M位的I‑DAC构成混合型DAC,并将对地电阻采用2M‑2个单个电阻阻值为r的电阻串联组成,利用混合型DAC低位的电路结构特性;因此本发明中2MLSB的电压可通过高位R‑2R电阻型DAC分压得到,也可以通过低位I‑DAC中的16Iref×2M‑2×r相乘得到,不需要额外的基准电压与高位R‑2R电阻型DAC分压相比较,电路自身可以用低位校准高位。校准电流Ical与r相乘得到0.25LSB,所以校准电路校准最小电压大小可以达到0.25LSB,使混合型DAC的精度更高;并且校准电路采用前台校准,校准与输出分开,不会影响DAC的速度,在DAC输出时不会产生额外的功耗。
-
公开(公告)号:CN117639695A
公开(公告)日:2024-03-01
申请号:CN202311671827.0
申请日:2023-12-05
Applicant: 电子科技大学
Abstract: 本发明涉及模拟集成电路领域,具体为一种应用于微陀螺闭环驱动的差分型VGA。本发明设计为增益变化与控制电压呈现一般线性的关系,通过设计可以完成信号随控制电压线性的衰减或放大,对比dB线性的关系,更适合对微陀螺正弦闭环驱动下信号幅值的精确与稳定地调节与控制,这也避免了VGA的3dB带宽的大幅变化,使得系统更稳定。其次,全差分结构与特殊运算放大器OP1的设计保证了VGA的高线性度与低失真。本发明提供的VGA实现了对微陀螺正弦闭环驱动下信号幅值的精确与稳定地调节与控制,有效解决了现有微陀螺闭环驱动电路存在的精确与稳定地调节和控制幅值的问题。
-
公开(公告)号:CN117526944A
公开(公告)日:2024-02-06
申请号:CN202311492368.X
申请日:2023-11-09
Applicant: 电子科技大学
Abstract: 本发明属于模拟集成电路设计领域,具体为一种小面积低功耗多位模拟电压量化器电路。本发明利用极性判断电路对输入差分信号进行极性选择,判断极性为负即翻转之后的多级量化电路的输入差分信号,保持多级量化电路的输入差分信号始终为正,因此无需再与负的差分参考电压进行比较,直接大大减少了比较器的使用;其次,通过多级量化电路中第i级的参考电压由第1、2…(i‑1)级的比较结果来综合判断选择(0<i≤n‑2),避免了无意义的比较,减少了量化过程的比较次数,并且只需要n个比较器即可实现n位量化,相比现有Flash结构中比较器数量随量化器位数指数增长,本发明极大减少了比较器的数量,极大降低了电路的功耗和面积。
-
公开(公告)号:CN117040522B
公开(公告)日:2024-01-23
申请号:CN202311297847.6
申请日:2023-10-09
Applicant: 电子科技大学
IPC: H03K19/003 , H03K19/00 , H03F3/45
Abstract: 本发明属于模拟集成电路技术领域,特别涉及一种适用于双电极架构的全动态工频干扰抑制电路。本发明采用两个差分伪电阻将生物电极的输入共模电平采集出来,使用动态运放cascoded FIA对电荷共享电容CS进行充电;充电周期结束后,将该电容上的电荷通过开关管S4耦合到生物电极的输入端产生与工频干扰电平相反的电平位移,从而达到抑制共模扰动的目的;动态运放cascoded FIA仅在充电周期中开启的特点消除了静态电流。本发明这种全动态的工作模式,在克服了双电极工频干扰引起的模拟前端电路饱和影响的同时降低了功耗。
-
公开(公告)号:CN116961596A
公开(公告)日:2023-10-27
申请号:CN202310938995.5
申请日:2023-07-27
Applicant: 电子科技大学
Abstract: 本发明涉及模拟集成电路领域,特别涉及一种高压运放的输入级电路。本发明采用低压BJT作为输入级放大管,并层叠一层LDMOS管作为保护管,使得输入级放大电路的增益大幅度提高,从而满足高压应用场景的同时提升了运放的共模抑制比;通过自适应偏置电路提供层叠LDMOS管的栅端偏置电位,使得层叠LDMOS管正常工作,并在输入级放大管的基极处串联一个二极管连接的BJT管,起到电平移位的作用,优化输入共模范围。最终本发明有效减小了运放的等效输入噪声和失调电压,同时采用了高压管保护,不仅满足高压的应用场景,还提升了运放的共模抑制比,改善了运放的性能。
-
公开(公告)号:CN116488655A
公开(公告)日:2023-07-25
申请号:CN202310515410.9
申请日:2023-05-08
Applicant: 电子科技大学
Abstract: 本发明涉及模拟集成电路设计领域,涉及隔离自举电路中耦合电容对其连接的采样电容影响的开关电路,具体为一种适用于电荷重分布型DAC的采样开关电路。本发明通过在原本的采样开关中接入DAC采样的输入电压的NOMS管前,加入一个串行的NOMS管作为另一个开关,使得原采样开关的NOMS管源极和漏极之间的耦合电容不会直接耦合到采样电容内;在这两个NOMS管之间再加入一个由与采样阶段相反的时序控制的NOMS管,此NOMS管同样也起到开关作用,在保持阶段使得之前两个NOMS采样开关之间保持一个固定电平来加强隔离作用,以尽可能降低从采样保持电路引入的输入信号变化引起的寄生电容对电路精度的影响,从而有效提升了ADC的整体性能。
-
公开(公告)号:CN111900988B
公开(公告)日:2023-05-09
申请号:CN202010735584.2
申请日:2020-07-28
Applicant: 电子科技大学
IPC: H03M1/38
Abstract: 本发明属于模拟数字转换技术领域,具体涉及一种复合式三阶噪声整形逐次逼近型模数转换器。本发明采用了一种复合结构的噪声整形环路滤波器,以EF环路为主体架构,将剩余残差通过其FIR滤波器L(z)叠加到输入信号Vin上。该叠加信号与数字输出相减形成实际的剩余残差。通过额外增加一条CIFF前馈积分电路H(z),对剩余残差积分并累加到EF环路中的叠加信号上,从而实现高阶噪声整形滤波器。
-
公开(公告)号:CN116015307A
公开(公告)日:2023-04-25
申请号:CN202310304881.5
申请日:2023-03-27
Applicant: 电子科技大学
IPC: H03M1/66
Abstract: 本发明涉及模拟集成电路领域,特别涉及一种电流舵DAC数模转换器。本发明基于现有二进制电流舵DAC的电流源阵列,通过多级复制电流的方式来摆脱高位电流源尺寸大小与低位电流源尺寸大小直接相关的问题。比如设定各PMOS管以及NMOS管的宽长比,配合N位二进制码分别控制N条电流支路上的N个开关以产生电压输出,从而极大地减小了电流源阵列的面积,实现减小DAC的面积。既可以应用在纯二进制电流舵DAC上,也可以应用在分段式电流舵DAC上。最终本发明的电流舵DAC在保证总体性能相当的情况下,随着电流舵DAC的位数越高,电流舵DAC的总面积远小于现有二进制电流舵DAC的总面积。
-
-
-
-
-
-
-
-
-