节点错峰开机的方法及装置、整机柜服务器

    公开(公告)号:CN105468122A

    公开(公告)日:2016-04-06

    申请号:CN201510780353.2

    申请日:2015-11-13

    CPC classification number: G06F1/26

    Abstract: 本发明公开了一种节点错峰开机的方法,包括:接收到用户发送的开机命令;确定整机柜服务器中相邻节点开机的时间间隔;根据所述时间间隔,按照整机柜服务器中节点的预定顺序依次向节点发送开机命令,使所述节点在接收到所述开机命令后进行开机;该方法通过统一控制节点开机时间,保证节点不同时进行开关机操作,进而防止出现整机柜服务器功耗瞬间提高的现象;本发明还公开了一种节点错峰开机的装置及整机柜服务器。

    一种云服务器内卸载SDN虚拟网络功能的方法和系统

    公开(公告)号:CN105245456A

    公开(公告)日:2016-01-13

    申请号:CN201510685009.5

    申请日:2015-10-20

    CPC classification number: H04L45/74

    Abstract: 本申请提出一种云服务器内卸载SDN虚拟网络功能的方法和系统,涉及计算机云计算SDN领域,包括:接收由虚拟机发送的数据报文,并识别接收到的所述数据报文;当识别所述数据报文为第一类报文时,解析所述数据报文,获得报文特征;依据所述报文特征,匹配所述网卡的转发表项,获得转发动作信息;执行所述转发动作信息对应的操作;当识别所述数据报文为第二类报文时,将所述第二类报文转发至主机,对于一般的数据报文优先使用网卡硬件进行转发,对于硬件支持不了的特殊规则的数据报文依然使用CPU进行转发。

    一种基于可重构芯片技术的主机系统目录结构实现方法和系统

    公开(公告)号:CN104360982A

    公开(公告)日:2015-02-18

    申请号:CN201410675356.5

    申请日:2014-11-21

    Abstract: 本发明公开了一种基于可重构芯片技术的主机系统目录结构实现方法和系统,包括:采用两路计算节点为基本计算单元,多个基本计算单元通过高速互联网络相互连接构建系统计算模块集合;每个基本计算单元具有可重构的协议处理芯片和可配置的系统资源管理固件;采用静态部分和动态部分划分的方式将可重构的协议处理芯片的芯片逻辑进行分割,构建可变的系统高速缓冲存储器cache目录存储架构;并通过系统资源管理固件采用可配置的方式对系统资源进行管理。通过本发明的方案,能够实现系统目录存储结构的多样性,可大大提高系统的可用性,同时可变的结构特征也大大减少了多路系统的验证难度,提高了PCB板卡的利用率。

    共享系统地址空间的非紧耦合系统间的RDMA通信方法

    公开(公告)号:CN104202391A

    公开(公告)日:2014-12-10

    申请号:CN201410432369.X

    申请日:2014-08-28

    Abstract: 提出一种基于共享地址空间的非紧耦合系统间的RDMA通信方法,源节点通过直接内存存取指令远程访问目的节点,在源节点和目的节点之间建立远程直接内存存取RDMA连接;在建立所述RDMA连接后,在源节点与目的节点之间执行数据传递;数据传递完毕后释放所述RDMA连接;其中,远程目的节点的共享内存资源与I/O资源被映射在源节点本地的内存映射I/O(MMIO)地址空间当中。所述方法能够实现非紧耦合节点之间的快速、稳定的数据传输。

    一种数据存储器及其读取控制方法

    公开(公告)号:CN102750972A

    公开(公告)日:2012-10-24

    申请号:CN201210223776.0

    申请日:2012-06-29

    Abstract: 本发明公开了一种数据存储器及其读取控制方法,通过减少存储器的功耗,有效减少系统芯片的整体功耗。通过在数据存储器芯片内部存储阵列输入输出电路中设计截断控制管,使存储单元数据读取的两根位线与灵敏放大器之间实现可控隔离,当截断管开启时数据可以从存储单元读出,当位线电平增大到可以有效保证数据读取的正确性时截断管关闭,从而降低了长位线电平翻转带来的动态功耗,并可有效保证数据读取的可靠性。

    一种高端容错计算机单结点原型验证系统及验证方法

    公开(公告)号:CN102142050A

    公开(公告)日:2011-08-03

    申请号:CN201110048490.9

    申请日:2011-03-01

    Abstract: 本发明提供了一种高端容错计算机单结点原型验证系统及验证方法,该系统包括:计算板,为一4路紧耦合计算板;芯片验证板,包括2个结点控制器芯片组,其中:每一结点控制器芯片组包括2个现场可编程门阵列(FPGA)芯片,共同承载1个结点控制器的逻辑;互联板,包括2个FPGA芯片,其中:每个FPGA芯片提供一个高速互联端口,用于实现所述计算板中的2路与1个所述结点控制器芯片组之间的协议互联。该系统能够实现多路CPU的系统集成,有效实现了全局存储器共享,均衡系统传输带宽和延迟,增加了调试接口和验证手段,有效解决了多路CPU系统中超大规模集成电路设计验证复杂度的问题,具有很高的技术价值。

    一种高端容错计算机原型验证系统及验证方法

    公开(公告)号:CN102122259A

    公开(公告)日:2011-07-13

    申请号:CN201110051252.3

    申请日:2011-03-03

    CPC classification number: G06F17/5081 G06F11/16 G06F17/5027

    Abstract: 本发明提供了一种高端容错计算机原型验证系统及验证方法,该系统包括多个单结点原型验证系统和一个互连路由器芯片组,所述多个单结点原型验证系统之间经所述互连路由器芯片组互联,其中,所述单结点原型验证系统包括:计算板,为一4路紧耦合计算板;芯片验证板,包括2个结点控制器芯片组,其中:每一结点控制器芯片组包括2个现场可编程门阵列芯片,共同承载1个结点控制器的逻辑;互联板,包括2个FPGA芯片,其中:每个FPGA芯片提供一个高速互联端口,用于实现所述计算板中的2路与1个所述结点控制器芯片组之间的协议互联。该系统在保证系统性能及可靠性的基础上,提高了系统互连芯片组协议验证覆盖率,降低了项目验证开销。

Patent Agency Ranking