罗氏线圈微分信号可控放大的互感器暂态测试装置及方法

    公开(公告)号:CN105974351A

    公开(公告)日:2016-09-28

    申请号:CN201610415275.0

    申请日:2016-06-14

    Abstract: 本发明公开了罗氏线圈微分信号可控放大的互感器暂态测试装置及方法,它包括上位机,上位机与测试主机连接,测试主机的主CPU模块与DA模块连接,DA模块与功率放大器连接,功率放大器与被测电子式互感器的罗氏线圈输入端连接,被测电子式互感器的罗氏线圈输出端与可控增益电压放大器连接,可控增益电压放大器与被测电子式互感器的采集器连接,被测电子式互感器的采集器与合并单元连接,合并单元与测试主机的数据接收模块连接;解决了智能变电站以及数字化变电站对于罗氏线圈原理电子式电流互感器的暂态仿真测试硬件试验条件高投入大,以及在测试中电流的幅值会大幅增大,并且基波分量中往往包含了大量衰减直流分量和谐波分量等技术问题。

    基于相位与时标测量的电子式互感器绝对延时检测方法

    公开(公告)号:CN102901874A

    公开(公告)日:2013-01-30

    申请号:CN201210443902.3

    申请日:2012-11-08

    Abstract: 本发明公开了一种基于相位与时标测量的MU绝对延时检测方法,通过标准电压互感器和标准电流互感器完成一次侧电量到二次侧的变换,通过高精度的转换器再将信号转换成可供AD转换的小电压信号;由高精度时钟节拍触发并控制时序,对小电压信号进行高精度采集,并提取基波信号相位φ1,作为MU一次侧工频模拟量出现的时刻;实时接收MU的数字量输出,采用同一时钟节拍标定上时标,并进行时标的消抖处理;由同一触发信号启动等采样率的插值处理,得到新的采样数据,提取基波信号相位φ2,作为MU输出口将该模拟量对应的数字采样值送出的时刻;上述两个相位差对应的就是时间差,结合当前的实际频率值,将相位差转换成时间,即MU的绝对延时时间。

    一种基于完全FPGA采样控制的智能变电站核相仪

    公开(公告)号:CN202903899U

    公开(公告)日:2013-04-24

    申请号:CN201220583635.5

    申请日:2012-11-08

    Abstract: 本实用新型公开了一种基于完全FPGA采样控制的智能变电站核相仪,包括作为唯一采样控制器件的FPGA芯片,所述FPGA芯片内部设置有嵌入式硬核乘法器和数字时钟管理模块,所述FPGA芯片与后续处理器件相连接。所述FPGA芯片兼具模拟量A/D采样端口、非以太网类数字采样端口、以太网类数字采样端口以及同步信号输入端口,具备并行处理多组数据的能力。本实用新型提供的一种基于完全FPGA采样控制的智能变电站核相仪,比现有的采用单一微处理器控制或微处理器、FPGA混合控制核相仪具备更高的核相精度和稳定性,可以极大加强智能变电站核相设备的工程应用能力,有利于推进智能变电站与智能电网的发展。

    罗氏线圈微分信号可控放大的互感器暂态测试装置

    公开(公告)号:CN205691758U

    公开(公告)日:2016-11-16

    申请号:CN201620569490.1

    申请日:2016-06-14

    Abstract: 本实用新型公开了罗氏线圈微分信号可控放大的互感器暂态测试装置,它包括上位机,上位机与测试主机连接,测试主机的主CPU模块与DA模块连接,DA模块与功率放大器连接,功率放大器与被测电子式互感器的罗氏线圈输入端连接,被测电子式互感器的罗氏线圈输出端与可控增益电压放大器连接,可控增益电压放大器与被测电子式互感器的采集器连接,被测电子式互感器的采集器与合并单元连接,合并单元与测试主机的数据接收模块连接;解决了智能变电站以及数字化变电站对于罗氏线圈原理电子式电流互感器的暂态仿真测试硬件试验条件高投入大,以及在测试中电流的幅值会大幅增大,并且基波分量中往往包含了大量衰减直流分量和谐波分量等技术问题。

    基于交换机延时补偿的网络传输多路测试信号采集装置

    公开(公告)号:CN203951486U

    公开(公告)日:2014-11-19

    申请号:CN201420308914.X

    申请日:2014-06-11

    Abstract: 本实用新型公开了基于交换机延时补偿的网络传输多路测试信号采集装置,包括电子式互感器、合并单元、光纤分路器、交换机、继电保护装置、标准源信号采集模块、基准源信号采集模块和试品信号采集模块,所述电子式互感器的一次侧与标准源信号采集模块的输入端连接,所述光纤分路器的第二输出端与基准源信号采集模块的输入端连接,所述交换机的第一输出端与试品信号采集模块的输入端连接。本实用新型通过标准源信号采集模块、基准源信号采集模块和试品信号采集模块对三路信号进行采集处理,能有效实现后续的交换机延时补偿的网络传输时延测试,并且本实用新型结构简单,能大大减少测试与运维成本。本实用新型可广泛应用于测试领域。

Patent Agency Ranking