-
公开(公告)号:CN114647399A
公开(公告)日:2022-06-21
申请号:CN202210541757.6
申请日:2022-05-19
Applicant: 南京航空航天大学
IPC: G06F7/544
Abstract: 本发明公开了一种低能耗高精度近似并行定宽乘法累加装置,包括输入截断补偿电路、基‑8布斯编码器和解码器电路、一级部分积压缩电路、二级部分积压缩电路和超前进位加法器电路。其中一级部分积压缩电路中权重为的华莱士树截断低位,次低2位使用近似4_2压缩器,高位使用精确压缩器;二级部分积压缩电路使用精确压缩器,且包含概率常数补偿部分,分别为对一级部分积截断的补偿,对使用近似4_2压缩器产生误差的补偿和对二级部分积截断的补偿。本发明通过使用截断和近似的方法降低了功耗,减少了硬件开销,同时对误差采用概率常数补偿策略,维持了较高的精度。
-
公开(公告)号:CN114115803B
公开(公告)日:2022-05-03
申请号:CN202210076195.2
申请日:2022-01-24
Applicant: 南京航空航天大学
IPC: G06F7/523
Abstract: 本发明公开了一种基于部分积概率分析的近似浮点乘法器,包括符号位异或模块、尾数近似乘法模块、规格化模块、舍入模块、指数相加模块、指数调整模块、特殊情况处理模块和结果输出模块;尾数近似乘法模块包括截断和补偿单元、低位或门压缩单元、近似4‑2压缩器和精确压缩器;尾数近似乘法模块对低权重位进行截断并在位数最高的低权重位进行补偿处理,对补偿位和第一中间权重位的每两个部分积使用或门压缩为一位,对第二中间权重位的每四个部分积进行近似压缩;对高权重位进行精确压缩。本发明能够有效简化压缩器结构且产生尽可能少的错误,调整输入顺序不会产生额外错误,在降低压缩结构复杂度的同时,保证了乘法器的精度。
-
公开(公告)号:CN114070314B
公开(公告)日:2022-05-03
申请号:CN202210051272.9
申请日:2022-01-18
Applicant: 南京航空航天大学
Abstract: 本发明公开了一种流水线逐次逼近型ADC的级间增益误差校准方法,包括:输入信号在经过采样、量化之后,在第一级DAC中最后一位单位电容上注入第一抖动以计算级间增益;在第二级DAC的对应位电容上注入与第一级相反的第二抖动,以抵消第一抖动注入增加的余量摆幅;将第二级DAC的输出与第一抖动做乘法,通过若干个数据统计之后,累加求取平均值,计算得到包含增益的的位权重和第二级电容的位权重值的代数和,最终计算出实际增益。本发明采用不影响ADC正常工作的轮转切换校准技术将电容的顺序随机打乱,从而将固定的误差随机化,减小ADC频谱中的谐波,使的实际权重可以近似看作是理想的权重。
-
公开(公告)号:CN114389613A
公开(公告)日:2022-04-22
申请号:CN202210291578.1
申请日:2022-03-24
Applicant: 南京航空航天大学
Abstract: 本发明公开了一种分段式逐次逼近型ADC的电容失配校准方法,包括:通过开关切换使DAC的两个输出端的电压均与对应电容的权重有关,利用低位的子DAC以及复用比较器在数字域求出正的权重电压;再利用差分特性,反向拨动DAC阵列并量化,计算得到负的权重电压;其中,在校准期间,在LSB段注入抖动信号,为量化过程提供噪声,打散权重电压的固定量化误差;通过多次比较后,统计累加求平均消除抖动信号;再对正的权重和负的权重作差,消除比较器失调分量,求得实际权重。本发明能够求出MSB各位电容的实际权重,对逐次逼近型模数转换器(ADC)的电容进行精准校准,改善ADC整体的线性度。
-
公开(公告)号:CN114039599A
公开(公告)日:2022-02-11
申请号:CN202111325878.9
申请日:2021-11-10
Applicant: 南京航空航天大学
Abstract: 本发明公开了流水线逐次逼近ADC的失调电压后台校准方法,包括:输入信号经主DAC和小电容DAC同时采样,小电容DAC输出经比较器和逻辑电路后输入到主DAC,主DAC经放大器放大产生余量信号;逐次逼近ADC接收余量信号,找到余量信号电压最大值和电压最小值,求平均得到均值,将均值与无失调电压情况下的放大器输出均值,作比较,判断失调电压的极性;通过失调电压极性的判别结果,控制校准DAC输出校准电压,将校准电压输入比较器,抵消比较器和放大器的失调电压。本发明在有失调电压的情况下能够不受PVT变化和抖动的影响,在数字域统计和计算失调电压的极性,在模拟域对比较器的失调电压进行校准,成本低廉,准确度高。
-
公开(公告)号:CN113515783B
公开(公告)日:2021-12-14
申请号:CN202111066285.5
申请日:2021-09-13
Applicant: 南京航空航天大学
Abstract: 本发明涉及多模态可重构物理不可克隆函数电路和方法,电路包括PUF基本单元,PUF基本单元包括顶部数据选择器、多个1T1R单元、底部数据选择器以及读取电路,本发明通过可调节的编程电压,能够在多种工作模式下进行切换,通过不同的配置策略,其可以选择任意的基本单元实现1bit的弱PUF。此外,该PUF可以灵活地映射到RRAM交叉阵列中,与基于RRAM的内存计算架构相兼容,以适应物联网对于计算和安全的需求。实验结果均匀性、唯一性、稳定性以及资源利用率,并且通过了美国国家标准与技术研究院的随机性测试。
-
公开(公告)号:CN113655991A
公开(公告)日:2021-11-16
申请号:CN202110849703.1
申请日:2021-07-27
Applicant: 南京航空航天大学
IPC: G06F7/53
Abstract: 本发明公开了一种近似2比特乘法器和大规模乘法器,将大规模乘法器模块化,由多个小规模乘法器构成,其中的小规模乘法器又可以进一步由2比特乘法器构成,并且每一部分的计算都是并行处理,从而提高乘法器速度。通过引入近似2比特乘法器,可以进一步降低乘法器面积和功耗,相比于精确乘法器,在第二输出端和第三输出端分别降低了41%和71%的硬件复杂度,在第四输出端能够达到100%的节省。
-
公开(公告)号:CN112597549A
公开(公告)日:2021-04-02
申请号:CN202011578424.8
申请日:2020-12-28
Applicant: 南京航空航天大学
Abstract: 本发明公开了一种基于静态随机存取存储器的动态物理不可克隆函数电路,包括动态物理不可克隆函数电路单元阵列、预充电路、译码器、使能模块、读写电路,动态物理不可克隆函数电路单元阵列包括m行n列动态物理不可克隆函数电路单元;所述动态物理不可克隆函数电路单元包括6管静态随机存取存储器和6个功能开关,电路通过亚阈值电流放电的方式提取NMOS管的随机失配,从而生成唯一的响应。通过亚阈值放电的方式,提高了电路的性能。同时,可动态调节的电路单元不仅可以调节为物理不可克隆函数电路响应的生成,也可以调节为可以数据缓存的静态随机存取存储器,从而极大的提升了资源利用率,降低了单位成本。
-
公开(公告)号:CN111628775B
公开(公告)日:2020-11-24
申请号:CN202010733505.4
申请日:2020-07-28
Applicant: 南京航空航天大学
IPC: H03M1/38
Abstract: 本发明公开了一种基于多数表决的比较器失调校准装置,包括输入信号检测模块、时钟分频模块、多数表决电路、移位计数电路和电阻串模数转换模块;利用二输入异或门来检测两个输入信号是否相同,并据此作为多数表决电路的时钟信号;通过表决得到的结果产生控制信号,控制移位计数器的输出码左移或者右移;移位计数器的输出码控制电阻串模数转换电路,以此分别将VCALP和VCALN分别减少和增加一个步长。本发明能够通过采用5选3多数表决电路可以有效减少失调校准时由于噪声引起的校准误差,从而大大提高校准的准确性。
-
公开(公告)号:CN111382860A
公开(公告)日:2020-07-07
申请号:CN201911103697.4
申请日:2019-11-13
Applicant: 南京航空航天大学
Abstract: 本发明提出一种LSTM网络的压缩加速方法,包括以下步骤:步骤1),模型初始化,模型初始化后进行归一化操作,所有权值在0~1的范围内服从正太分布;步骤2),使用原始权值矩阵的部分参数构造分块的Toeplitz矩阵去代替原始矩阵。除此之外,激活函数采用分段线性近似的方法,接着进行训练至网络收敛;步骤3),对训练后的网络进行分组量化,接着分组训练至收敛;步骤4),对量化后的网络进行轻微的剪切操作,最后训练至收敛,得到最终压缩后的网络。本发明通过对网络参数进行压缩,能够仅仅使用片内资源对网络进行实现,并且几乎不会对精度造成影响。
-
-
-
-
-
-
-
-
-