-
公开(公告)号:CN101118357A
公开(公告)日:2008-02-06
申请号:CN200710138234.2
申请日:2007-07-31
Applicant: 三星电子株式会社
IPC: G02F1/1362 , G02F1/133 , G09G3/36 , G09G3/20
CPC classification number: G09G3/3659 , G09G3/3677 , G09G2330/021
Abstract: 在一个实施例中,显示装置包括:用于传送普通栅极信号的多条栅极线;与栅极线交叉,用于传送数据电压的多条数据线;以及平行于栅极线延伸,用于传送存储信号的多条存储电极线。该显示装置还可以包括以矩阵排列的多个像素,每个像素具有连接到栅极线和数据线的开关元件、连接到开关元件和公共电压的液晶电容器、以及连接到开关元件和存储电极线的存储电容器。该显示装置还可以包括:用于根据普通栅极信号生成伪栅极信号的多个伪栅极驱动电路;以及,用于根据伪栅极信号生成存储信号的多个存储信号生成电路。
-
公开(公告)号:CN101114431A
公开(公告)日:2008-01-30
申请号:CN200710129176.7
申请日:2007-07-13
Applicant: 三星电子株式会社
CPC classification number: G02F1/136286 , G02F1/134309 , G02F1/136213 , H01L27/124
Abstract: 一种液晶显示器(LCD),包括基板、栅极线、数据线、薄膜晶体管和像素电极。栅极线形成于基板上,并与栅极线交叉。薄膜晶体管与栅极线和数据线相连,而且每一个薄膜晶体管包括漏极电极。像素电极与薄膜晶体管相连,并排列成矩阵,并且每一个像素电极具有与栅极线平行放置的第一边,以及与第一边相邻并比第一边短的第二边。在该LCD中,如果相邻像素电极的极性不同,则漏极电极的预定部分仅与相邻像素电极之一重叠,而如果两个相邻像素电极的极性相同,则漏极电极的预定部分与两个相邻像素电极都重叠。
-
公开(公告)号:CN101075044A
公开(公告)日:2007-11-21
申请号:CN200710128262.6
申请日:2007-02-25
Applicant: 三星电子株式会社
IPC: G02F1/1339 , G02F1/1333 , G02F1/133
CPC classification number: G02F1/1339 , G02F1/133351 , G02F1/13454
Abstract: 一种液晶显示(LCD)设备和一种制造该液晶显示设备的方法,该液晶显示设备包括具有两个突起的密封线,其中一个突起具有液晶(LC)注入孔。而且,这种具有密封线的LCD设备构成一个闭合环路。因为通过使母基板上两个相邻设备基板之间的距离最小,从母基板获得的用于显示设备的设备基板的数目得以增加,所以这种显示设备及其制造方法提高了产品产量。这种制造示例性LCD设备的方法包括滴注填充(one drop filling)法或真空注入法。
-
公开(公告)号:CN1963618A
公开(公告)日:2007-05-16
申请号:CN200610142559.3
申请日:2006-10-30
Applicant: 三星电子株式会社
IPC: G02F1/1333 , G02F1/1362 , G02F1/1335
CPC classification number: G02F1/1362 , G02F1/136286
Abstract: 本发明提供了一种液晶显示器装置,包括:第一基板和第二基板;形成在第一基板上的栅线;形成在第一基板上的数据线,数据线与栅线交叉;形成在第一基板上并连接到栅线及数据线的薄膜晶体管;形成在第一基板上与栅线平行的存储线;形成在第一基板上并连接到薄膜晶体管的漏电极的像素电极。该液晶显示器装置还包括形成在第二基板上的黑矩阵,黑矩阵交叠薄膜晶体管的沟道。
-
公开(公告)号:CN1308906C
公开(公告)日:2007-04-04
申请号:CN02102052.3
申请日:2002-01-18
Applicant: 三星电子株式会社
CPC classification number: G11C19/28 , G02F1/1345 , G02F2001/13456 , G09G3/3648 , G09G3/3677 , G09G2310/0281 , G11C8/04 , G11C19/00 , G11C19/184
Abstract: 一种液晶显示装置,其包括多个在基板显示区上以矩阵形式排列的像素电极和多个分别对应多个像素电极的薄膜晶体管。分别布置在像素电极中的奇数列线和偶数列线间的多个数据线共同连接至相应的奇数列和偶数列的薄膜晶体管上。通过与像素电极的各行对应而排列的多个第一栅极线共同连接到对应行以外的奇数薄膜晶体管上,通过与像素电极的各行对应而排列的多个第二栅极线共同连接至对应行以外的偶数薄膜晶体管上。数据驱动电路驱动数据线,第一栅极驱动电路排列在显示区一周边区中以驱动第一栅极线,且第二栅极驱动电路排列在显示区其它周边区中,以第一栅极驱动电路和显示区为中心而左右对称。
-
公开(公告)号:CN1744184A
公开(公告)日:2006-03-08
申请号:CN200510080766.6
申请日:2005-07-05
Applicant: 三星电子株式会社
CPC classification number: G09G3/3677 , G09G3/3614 , G09G2300/0408 , G09G2300/0426 , G09G2310/027 , G09G2310/08 , G09G2330/021
Abstract: 一种TFT基板包括数据线、扫描线、象素和移位寄存器。数据线沿第一方向延伸。扫描线沿第二方向延伸。象素的每个由选择的数据线和选择的扫描线限定。移位寄存器具有相互电连接的多个阶段。第(4K-3)阶段的输出终端电连接到第(4K-3)扫描线,第(4K-2)阶段的输出终端电连接到第(4K-1)扫描线,第(4K-1)阶段的输出终端电连接到第(4K-2)扫描线,第4K阶段的输出终端电连接到第4K扫描线,其中,K表示自然数。因此,通过使用具有4H时间周期的公共电压可实现1线反转以降低显示装置的功耗。
-
公开(公告)号:CN1573487A
公开(公告)日:2005-02-02
申请号:CN200410049393.1
申请日:2004-06-09
Applicant: 三星电子株式会社
IPC: G02F1/136 , G02F1/1343 , H01L21/00
CPC classification number: G02F1/136213 , G02F2001/136218
Abstract: 阵列基底包括透明基底、像素电极、开关器件、数据线、栅极线和光阻挡层。像素电极与透明基底相隔第一距离。数据线与透明基底相隔第二距离,数据线设置在像素电极之间的区域下方。数据线电连结到源电极,并且数据线具有第一宽度。栅极线电连结到栅电极以导通/截止开关器件。对应于存储电极的光阻挡层与透明基底相隔第三距离,并且光阻挡层阻挡从像素电极之间的空间泄漏的光线。因此,不需要黑色矩阵,从而提高了孔径比。
-
公开(公告)号:CN1369871A
公开(公告)日:2002-09-18
申请号:CN01121666.2
申请日:2001-06-20
Applicant: 三星电子株式会社
Inventor: 全珍
CPC classification number: G11C19/184 , G09G3/3648 , G09G3/3677 , G09G3/3688 , G09G2300/0408 , G09G2310/0297 , G09G2352/00 , G11C19/28
Abstract: 一种移位寄存器,多个级依次互连并有接收第一时钟信号的奇数级和接收第二时钟信号的偶数级。每一级具有将相应的第一和第二时钟信号之一提供给输出端的上拉部分;上拉驱动部分连接到上拉部分的输入节点,其响应输入信号前沿使上拉部分导通,响应下一级输出信号使上拉部分截止;下拉部分向输出端提供第一电源电压;下拉驱动部分连接到下拉装置的输入节点,其响应输入信号前沿使下拉部分截止,响应下一级输出信号前沿使下拉部分导通。
-
-
-
-
-
-
-