-
公开(公告)号:CN111241781A
公开(公告)日:2020-06-05
申请号:CN201911424431.X
申请日:2019-12-31
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F30/398
Abstract: 本申请提供的ECO的方法及装置,包括,获取第一网表和第二网表,获取第一网表和第二网表中的差异点,并使用逻辑锥形式表示差异点,对应展示差异点和逻辑锥,获取用户输入的ECO命令,依据ECO命令,生成ECO脚本,并运行ECO脚本。本技术方案中,获取第一网表和第二网表的差异点,并以逻辑锥形式表示,人工基于差异点和逻辑锥,确定并输入ECO脚本,运行ECO脚本完成ECO,比手工ECO的效率高,又因为人工参与编写脚本,所以,与ECO工具相比,能够人为甄别没有必要的逻辑,并避免冗余的代码,所以,有利于提高完成度,且人工在逻辑锥的提示下编写脚本,正确性高,所以尽管人为参与ECO,但并不会降低准确性。
-
公开(公告)号:CN110297797A
公开(公告)日:2019-10-01
申请号:CN201910601318.8
申请日:2019-07-04
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种异构协议转换装置和方法,其中,该装置中的第一控制器对第一通信接口发送的PCIE格式的数据包进行PCIE协议解析;映射器对PCIE格式的数据包进行包解析;根据负载数据对PCIE格式的数据包进行切分处理;根据第一包头信息对PCIE格式的数据包进行包头映射;将负载数据和第二包头信息进行RapidIO格式的封包处理,得到数据包;第二控制器对RapidIO协议物理层格式的数据包进行RapidIO协议封装,得到RapidIO数据包,并将其发送至第二通信接口。本发明提高了协议转换的效率,且可扩展性好,便于后期更新维护。
-
公开(公告)号:CN110233805A
公开(公告)日:2019-09-13
申请号:CN201910589070.8
申请日:2019-07-02
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
IPC: H04L12/951 , H04L12/953 , H04L12/933 , H04L12/935
Abstract: 本发明提供了一种可变信元的交换装置、系统及方法;其中,该装置中的切分模块与输入设备连接;重组模块与输出设备连接;切分模块按照预设的信元长度对输入设备发送的待处理数据包进行切分,生成待处理信元;待处理信元包括标准信元及尾信元;交换模块根据待处理信元的标准信元头或尾信元头,确定调度周期;根据调度周期及预设的仲裁逻辑,对待处理信元进行缓存及传输;重组模块接收交换模块发送的待处理信元,并根据标准信元头及尾信元头,对待处理信元进行重组,得到重组数据包,将重组数据包发送至输出设备。本发明以变长信元进行传输,在传输过程中根据不同长度的信元调整调度周期,提高了传输效率,降低了缓存管理难度。
-
公开(公告)号:CN109948221A
公开(公告)日:2019-06-28
申请号:CN201910185696.2
申请日:2019-03-12
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F17/50
Abstract: 本发明提供了一种顶层准确约束block端口timing的方法,对需要进行时序预算的两个有相互timing路径的block分别进行primetime分析,保存相应的session;用primtetime命令get_timing_path报出每个端口的timing属性,得到T0、T1值;判断timing属性中的slack的值;将根据block真实情况计算出来的输入延时、输出延时输出到约束文件中;用约束文件run block的后端流程,优化timing。本发明有益效果:优化后的两个block的时序和优化前的时序一致,且对于每个block来说,采用真实的端口约束,端口处时序违反是真实的,不会因为大的端口timing违反,影响内部时序的优化;有效地减小了顶层时序收敛的难度和工作量,可有效缩短设计周期,减少迭代的次数。
-
公开(公告)号:CN109947681A
公开(公告)日:2019-06-28
申请号:CN201910212722.6
申请日:2019-03-20
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F13/38
Abstract: 本发明提供了一种串化/解串器及高速接口协议交换芯片;串化/解串器包括配置管理电路及设定数量的串化/解串电路;串化/解串电路包括接收器、发送器及时钟管理电路;配置管理电路接收软件定义控制电路发送的配置指令;根据配置指令,对各个串化/解串电路进行设置;时钟管理电路向接收器及发送器输出配置指令对应的时钟信号;接收器根据配置指令对应的高速接口协议将外部物理链路发送的串行数据转化为并行数据后,将并行数据发送至物理编码电路;发送器根据配置指令对应的高速接口协议将物理编码电路发送的并行数据转化为串行数据后,将串行数据发送至外部物理链路。本发明提高了串化/解串器对多种高速接口协议的适用性,提高效率。
-
公开(公告)号:CN109005170A
公开(公告)日:2018-12-14
申请号:CN201810846868.1
申请日:2018-07-27
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L29/06
Abstract: 本发明提供了一种RapidIO协议到FC协议的转换方法及系统,可以完成RapidIO的Nwrite+Nwrite_R组合和Message向FC-AE-ASM的Seuqence的转换,即将RapidIO包的源、目地址以及优先级字段通过查找协议转换表获取转换后的对应字段,完成协议转换过程必要的包头替换,形成FC-AE-ASM包头,然后结合RapidIO包负载组成FC-AE-ASM协议包。
-
公开(公告)号:CN111106935B
公开(公告)日:2023-05-16
申请号:CN201911383005.6
申请日:2019-12-27
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种支持多端异构模式下的秘钥管理架构,包括秘钥生成模块、数据解析模块、异构MCU、以及数据发送接口,所述秘钥生成模块接收来自异构MCU的加密秘钥请求,生成秘钥,并通过数据解析模块将秘钥发送给异构MCU,异构MCU完成对明文加密,通过数据发送接口将秘文下发给用户。本发明通过支持动态异构MCU处理器向秘钥生成模块索取相同的秘钥,保持了秘钥数据一致性;同时MCU请求中加入时间戳信息,引入索引向量中,可以高效的满足动态异构冗余架构秘钥的数据一致性。
-
公开(公告)号:CN108647422B
公开(公告)日:2022-05-10
申请号:CN201810418238.4
申请日:2018-05-03
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 丁旭 , 沈剑良 , 杨堃 , 刘勤让 , 朱珂 , 宋克 , 吕平 , 杜延康 , 张丽 , 李宏 , 汪欣 , 赵博 , 张文建 , 李沛杰 , 汤先拓 , 徐庆阳 , 刘冬培 , 黄雅静
Abstract: 本发明提供了端口时延约束方法及装置,涉及电路设计技术领域,其中,该端口时延约束方法中端口具体包括:级联的第一模块和第二模块,其中,第一模块的第一发送端到第二模块的第二接收端之间为时延路径,该方法实施时包括:首先,获取信号在时延路径上传输的路径时延,即端口的真实时延,其次,将路径时延与时延路径上的参考时钟周期T比较,得到松弛程度值,之后,根据松弛程度值设置第一发送端发送信号的第一时延和第二接收端接收信号的第二时延,这样,在对端口进行时序预算时,通过上述真实时延与参考时钟周期T的比对结果来对其进行时延约束,从而避免了端口的时延约束过松或过紧的现象出现。
-
公开(公告)号:CN111770074B
公开(公告)日:2022-03-18
申请号:CN202010584055.7
申请日:2020-06-23
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本公开提供了一种数据通路测试报文生成装置与方法。该装置的一具体实施方式包括:寄存器、控制模块、存储器控制逻辑、存储器、用户总线格式数据生成逻辑,该方法包括:寄存器检测启动报文生成触发信号,触发控制模块启动报文生成;控制模块从寄存器读取报文生成控制参数,按照报文生成控制参数触发存储器控制逻辑读取报文数据;存储器控制逻辑从存储器中读取报文数据并将报文数据发送给总线格式数据生成逻辑;总线格式生成逻辑将收到的报文数据封装成符合外部总线格式的总线报文数据并输出给外部线。该实施方式实现的数据通路测试报文生成装置和方法,逻辑简单易用、兼容多种协议类型及报文格式、能够完成基本的数据通路完整性测试。
-
公开(公告)号:CN110297797B
公开(公告)日:2021-05-04
申请号:CN201910601318.8
申请日:2019-07-04
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种异构协议转换装置和方法,其中,该装置中的第一控制器对第一通信接口发送的PCIE格式的数据包进行PCIE协议解析;映射器对PCIE格式的数据包进行包解析;根据负载数据对PCIE格式的数据包进行切分处理;根据第一包头信息对PCIE格式的数据包进行包头映射;将负载数据和第二包头信息进行RapidIO格式的封包处理,得到数据包;第二控制器对RapidIO协议物理层格式的数据包进行RapidIO协议封装,得到RapidIO数据包,并将其发送至第二通信接口。本发明提高了协议转换的效率,且可扩展性好,便于后期更新维护。
-
-
-
-
-
-
-
-
-