一种顶层准确约束block端口timing的方法

    公开(公告)号:CN109948221A

    公开(公告)日:2019-06-28

    申请号:CN201910185696.2

    申请日:2019-03-12

    Abstract: 本发明提供了一种顶层准确约束block端口timing的方法,对需要进行时序预算的两个有相互timing路径的block分别进行primetime分析,保存相应的session;用primtetime命令get_timing_path报出每个端口的timing属性,得到T0、T1值;判断timing属性中的slack的值;将根据block真实情况计算出来的输入延时、输出延时输出到约束文件中;用约束文件run block的后端流程,优化timing。本发明有益效果:优化后的两个block的时序和优化前的时序一致,且对于每个block来说,采用真实的端口约束,端口处时序违反是真实的,不会因为大的端口timing违反,影响内部时序的优化;有效地减小了顶层时序收敛的难度和工作量,可有效缩短设计周期,减少迭代的次数。

    串化/解串器及高速接口协议交换芯片

    公开(公告)号:CN109947681A

    公开(公告)日:2019-06-28

    申请号:CN201910212722.6

    申请日:2019-03-20

    Abstract: 本发明提供了一种串化/解串器及高速接口协议交换芯片;串化/解串器包括配置管理电路及设定数量的串化/解串电路;串化/解串电路包括接收器、发送器及时钟管理电路;配置管理电路接收软件定义控制电路发送的配置指令;根据配置指令,对各个串化/解串电路进行设置;时钟管理电路向接收器及发送器输出配置指令对应的时钟信号;接收器根据配置指令对应的高速接口协议将外部物理链路发送的串行数据转化为并行数据后,将并行数据发送至物理编码电路;发送器根据配置指令对应的高速接口协议将物理编码电路发送的并行数据转化为串行数据后,将串行数据发送至外部物理链路。本发明提高了串化/解串器对多种高速接口协议的适用性,提高效率。

Patent Agency Ranking