-
公开(公告)号:CN101609344A
公开(公告)日:2009-12-23
申请号:CN200910031757.6
申请日:2009-07-07
Applicant: 东南大学
IPC: G05F1/46
Abstract: 本发明公布了一种CMOS亚阈高阶温度补偿带隙基准电路,包括电流模带隙基准电路和反馈控制回路,其中电流模带隙基准电路由六个PMOS管、四个NMOS管和五个电阻构成,反馈控制回路由两个PMOS管和四个NMOS管构成。本发明具有较低的温度系数、较高的电源抑制比。采用CSMC0.5μm标准CMOS工艺库经仿真后得到温度系数仅为0.42ppm/℃,低频下的PSRR达到78dB以上。
-
公开(公告)号:CN201956987U
公开(公告)日:2011-08-31
申请号:CN201020678843.4
申请日:2010-12-24
Applicant: 东南大学
IPC: H03K7/08
Abstract: 用于可调输出数控电源中的高速低耗数字脉宽调制器,包括预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。预调节逻辑电路两个输入端分别接有预调固定占空比命令信号和输入时钟信号,三个输出端接门控时钟逻辑电路、计数比较-延迟混合电路和输出逻辑电路。门控时钟逻辑电路三个输入端与输入时钟信号及预调节逻辑电路的两个输出端相连,其输出端连接有计数比较-延迟混合电路。计数比较-延迟混合电路的三个输入端分别接有输入占空比低位控制命令、预调节逻辑电路和门控时钟逻辑电路的一个输出端。输出逻辑电路输入端连接有预调节逻辑电路、门控时钟逻辑电路、计数比较-延迟混合电路,其输出端为产生的占空比控制信号。
-
公开(公告)号:CN202043085U
公开(公告)日:2011-11-16
申请号:CN201120095930.1
申请日:2011-04-02
Applicant: 东南大学
IPC: H03K3/017
Abstract: 基于振荡环电路的全程可调数字脉宽调制器,包括振荡环-计数比较电路和输出逻辑电路。振荡环电路由k级D触发器首尾相连构成,它与多路选通器,计数比较电路一起,根据外部输入的数字占空比控制信号,产生输出逻辑电路中输出D触发器所需的复位信号,从而将输出D触发器的输出信号复位到低电平,而输出D触发器的时钟端则控制将输入端高电平传递到输出端,复位信号和时钟信号共同作用最终在输出端产生一个占空比信号。本实用新型在保持常规振荡环结构数字脉宽调制器的优点的同时,增大了输出占空比的可调范围,非常适合用于集成在小型手持设备的电源管理系统中的高频DC-DC开关电源(SMPS)中。
-
公开(公告)号:CN202364114U
公开(公告)日:2012-08-01
申请号:CN201120421845.X
申请日:2011-10-28
Applicant: 东南大学
CPC classification number: Y02B70/126 , Y02P80/112
Abstract: 一种基于分时复用模数转换器的数字功率因数校正控制器,设有模数转换电路、补偿算法逻辑电路、脉宽调制器电路和功率因数校正基本拓扑电路,模数转换电路包括分频器、状态机、计数器、译码器、与门、SR锁存器、A/D转换电路、减法器、第一、第二、、第三3个传输门以及由第一、第二、第三3个相同的D触发器依次串联构成的第一、第二、第三3个移位寄存器。依靠对一个模数转换器的分时复用取代现有数字功率因数校正控制器中的三个模数转换器,实现三路信号的模数转换。在每个控制处理周期,只进行三次转换,其余时间模数转换器不工作,简化了功率因数校正转换器的电路设计,有效减小芯片面积,降低功耗。
-
公开(公告)号:CN201429808Y
公开(公告)日:2010-03-24
申请号:CN200920047262.8
申请日:2009-07-07
Applicant: 东南大学
IPC: G05F3/30
Abstract: 本实用新型公布了一种CMOS亚阈高阶温度补偿带隙基准电路,包括电流模带隙基准电路和反馈控制回路,其中电流模带隙基准电路由六个PMOS管、四个NMOS管和五个电阻构成,反馈控制回路由两个PMOS管和四个NMOS管构成。本实用新型具有较低的温度系数、较高的电源抑制比。采用CSMC0.5μm标准CMOS工艺库经仿真后得到温度系数仅为0.42ppm/℃,低频下的PSRR达到78dB以上。
-
-
-
-