数字模拟电路和数据驱动器及显示装置

    公开(公告)号:CN1855703A

    公开(公告)日:2006-11-01

    申请号:CN200610077318.5

    申请日:2006-04-26

    Inventor: 土弘

    CPC classification number: H03M1/662 G09G3/3688 G09G2310/027 H03M1/76

    Abstract: 一种即使2个电压的电压差扩大,也能以高电压精度来输出输出电压的数字模拟变换电路、显示装置。它具备:输出电压值互不相同的多个参照电压的参照电压发生电路(100);基于被输入了的多个比特的数字化数据信号中的控制信号进行控制,使得输出偶数及奇数比特中的一方,接着,输出偶数及奇数比特中的另一方的数据输入控制电路(300);按照从所述参照电压发生电路输出的多个参照电压中的来自所述数据输入控制电路的输出信号,也包括重复的,依次选择第1、第2电压,向1个端子依次输出该选择了的第1、第2电压的解码器(200);以及从所述1个端子依次输入由所述解码器输出的所述第1、第2电压,从输出端子输出对所述第1、第2电压按预定的外分比进行外分而成的输出电压的运算放大电路(500)。

    薄膜半导体装置及其制造方法

    公开(公告)号:CN101359899B

    公开(公告)日:2011-02-09

    申请号:CN200810130874.3

    申请日:2003-09-10

    Inventor: 土弘 世良贤二

    Abstract: 提供一种能够不以复杂工序在多晶硅膜上形成适合电路特性的n沟道型TFT和p沟道型TFT的薄膜半导体装置及其制造方法。本发明包含在形成于玻璃基板1上的多晶硅膜3上形成n沟道型TFT和p沟道型TFT时,在n沟道型TFT的一部分沟道区中和p沟道型TFT的一部分沟道区中同时引入P型或N型掺杂剂的工序,可以通过1次沟道掺杂形成低VT和高VT的p沟道型TFT组,以及低VT和高VT的n沟道型TFT组,借助于用此方法形成能够减小逻辑、开关电路的关态电流的高VT-TFT,以及能够扩大模拟电路的动态范围的低VT-TFT,求得了薄膜半导体装置性能的提高。

    差动放大器
    33.
    发明授权

    公开(公告)号:CN100578925C

    公开(公告)日:2010-01-06

    申请号:CN200410085995.2

    申请日:2004-10-27

    Inventor: 土弘

    CPC classification number: G09G3/3688 G09G3/2011

    Abstract: 本发明提供一种差动放大器,包括:第1以及第2输入端子;输出端子;与第1以及第2输入端子相连的差动段;输入端与差动段的输出端相连、输出端与上述输出端子相连的放大段。差动段包括:输入对的一个与第1输入端子T1相连,另一个与输出端子3相连的第1差动对;输入对的一个与第1输入端子相连,另一个与第2输入端子相连的第2差动对;为第1差动对提供电流的第1电流源;为第2差动对提供电流的第2电流源;与上述第1以及第2差动对的输出对相连的负载电路。第1差动对的输出对的一个和第2差动对的输出对的一个共同地连接,共同连接点成为上述差动段的输出端。

    数字模拟变换电路及显示装置

    公开(公告)号:CN100576749C

    公开(公告)日:2009-12-30

    申请号:CN200610071629.0

    申请日:2006-03-27

    Abstract: 一种数字模拟变换器,具备:输出多个电压值互异的参照电压的参照电压发生电路(100);对输入的多比特的数字数据信号中的由奇数及偶数比特中的一方构成的第1比特组,进行逻辑运算后输出运算结果的第1逻辑电路(310);对所述多比特的数字数据信号中的由奇数及偶数比特中的另一方构成的第2比特组,进行逻辑运算后输出运算结果的第2逻辑电路(320);按照所述第1及第2逻辑电路的各自的输出,将所述参照电压发生电路输出的多个参照电压中,包含重复在内的选择的电压,供给第1、第2端子(T1、T2)的开关组(200);对从所述第1及第2端子输入的电压实施预定的运算,输出运算后的输出电压的放大电路(500)。可以削减元件数量,节省面积。

    差动放大电路、驱动电路及使用它们的显示装置

    公开(公告)号:CN100521519C

    公开(公告)日:2009-07-29

    申请号:CN200610009469.7

    申请日:2003-02-25

    Inventor: 土弘

    Abstract: 提供振幅差偏差小、可全区域驱动、消耗功率也小的差动放大电路。包括将来自非反转输入端子和反转输入端子的输入信号电压进行差动输入的差动对;以及将差动对的输出作为输入,并将输出信号从输出端子输出的放大级,在形成所述差动对的晶体管对中,具有与控制端子连接到非反转输入端子上的晶体管并联连接的、将控制电压输入到控制端子的晶体管,放大级的输出信号输入到反转输入端子,来自非反转输入端子的输入信号电压相对于控制电压为高电位侧或者低电位侧的任一方时,使得输出信号跟随来自非反转输入端子的输入信号电压;来自非反转输入端子的输入信号电压相对于控制电压为高电位侧或者低电位侧的另一方时,将输出信号保持为控制电压。

    差动放大器和使用它的显示装置的数据驱动器

    公开(公告)号:CN101459413A

    公开(公告)日:2009-06-17

    申请号:CN200810149978.9

    申请日:2005-12-16

    Inventor: 土弘

    Abstract: 本发明提供一种差动放大器、数字模拟变换电路以及显示装置的数据驱动器,其中差动放大器包括:第一、第二输入端子及输出端子;第一、第二差动对;分别给第一、第二差动对提供电流的第一、第二电流源,第一差动对的输入对的一个连接到第一输入端子,另一个连接到输出端子,第二差动对的输入对的一个连接到第二输入端子,另一个连接到输出端子,还包括:负载电路,其构成第一、第二差动对输出对的负载,并从与第一、第二差动对输出对之连接点节点的至少一个输出合成第一、第二差动对的输出而获得的信号;放大级,其输入第一、第二差动对的输出对和负载电路的连接点节点的至少一个信号并将电压输出到输出端子;电流控制电路,其控制第一、第二电流源以及控制提供给第一、第二差动对每一个的电流的比。

    差动放大器和使用其的显示装置的数据驱动器

    公开(公告)号:CN100492893C

    公开(公告)日:2009-05-27

    申请号:CN200510089708.X

    申请日:2005-08-04

    CPC classification number: H03F3/45179 H03F3/72

    Abstract: 本发明提供一种在供给电压的整个范围中可以高精度输出的具有多个同极性差动对的轨对轨放大器(Rail to Rail amplifier,全摆幅放大器),其中包括:具有多个输入对的一个成为输入端的第一导电型的差动对和第二导电型的差动对,并输出对应于供给电源电压的范围的输出电压的差动放大器;通过规定的输入信号,判断第一导电型的差动对或第二导电型的差动对是否停止的判断部;和根据判断部的输出信号而使第一导电型的差动对或第二导电型的差动对的动作停止的差动对控制部。

    差动放大器和使用它的显示装置的数据驱动器

    公开(公告)号:CN100479326C

    公开(公告)日:2009-04-15

    申请号:CN200510131445.4

    申请日:2005-12-16

    Inventor: 土弘

    Abstract: 本发明提供一种差动放大器,其中包括:第一、第二输入端子及输出端子;第一、第二差动对;分别给第一、第二差动对提供电流的第一、第二电流源,第一差动对的输入对的一个连接到第一输入端子,另一个连接到输出端子,第二差动对的输入对的一个连接到第二输入端子,另一个连接到输出端子,还包括:负载电路,其构成第一、第二差动对输出对的负载,并从与第一、第二差动对输出对之连接点节点的至少一个输出合成第一、第二差动对的输出而获得的信号;放大级,其输入第一、第二差动对的输出对和负载电路的连接点节点的至少一个信号并将电压输出到输出端子;电流控制电路,其控制第一、第二电流源以及控制提供给第一、第二差动对每一个的电流的比。

    差动放大器、数字/模拟转换器和显示装置

    公开(公告)号:CN100472959C

    公开(公告)日:2009-03-25

    申请号:CN200510062725.4

    申请日:2005-03-29

    Inventor: 土弘

    Abstract: 一种差动放大电路,包含第1差动对、第2差动对,负载电路和第1和第2电流源,其中,第1差动对的一方差动输入与基准电压连接,数据输出期间包含第1、第2期间,在第1期间,由第1、第4开关(SW1、SW4)将第1和第2输入端(T1、T2)的电压输入到第2差动对的差动输入端,第1差动对的另一方差动输入经第3开关(SW3)与输出端连接,在与第1差动对的另一方差动输入连接的电容中积蓄输出电压,在第2期间,使第1、第3、第4开关处于断开状态,第2差动对的一方差动输入经第2开关(SW2)与输出端连接,第2差动对的另一方差动输入经第5开关(SW5)与第3输入端(T3)连接。这样,可以削减解码器面积,高精度输出。

Patent Agency Ranking