-
公开(公告)号:CN102598145A
公开(公告)日:2012-07-18
申请号:CN201080049515.0
申请日:2010-07-15
Applicant: 夏普株式会社
CPC classification number: G11C19/28 , G09G3/3685 , G09G2310/0275 , G09G2310/0286 , G11C19/287
Abstract: 本发明的目的在于,实现一种能够抑制对电路面积的增大、消耗电流的增大和对像素电容的充电不足,并能够切换扫描信号线的扫描顺序的移位寄存器。构成移位寄存器(410)的各级包括:用于根据第一时钟(CKA)使扫描信号的电位上升的输出控制用的薄膜晶体管;用于根据从前一级/后一级输出的扫描信号使与该薄膜晶体管的栅极端子连接的第一节点的电位上升的2个薄膜晶体管;和用于根据从之后的第三个级/之前的第三个级输出的扫描信号使第一节点的电位降低的2个薄膜晶体管。移位寄存器(410)根据包括供给至第奇数级的2相时钟信号(GCK1、GCK3)和供给至第偶数级的2相时钟信号(GCK2、GCK4)的相位各偏差90度的4相时钟信号进行动作。
-
公开(公告)号:CN101971242A
公开(公告)日:2011-02-09
申请号:CN200880128102.4
申请日:2008-12-17
Applicant: 夏普株式会社
CPC classification number: G09G3/3677 , G09G2310/0286 , G09G2330/025 , G11C19/184 , G11C19/28
Abstract: 本发明提供一种显示面板驱动电路,该显示面板驱动电路包括移位寄存器,该移位寄存器由生成信号线选择信号(G1~Gm)的单位电路级联连接而构成,并且从第一级到最后一级依次输出由所述信号线选择信号(G1~Gm)形成的脉冲,向所述各单位电路输入时钟信号(CK1、CK2)、基于来自所述显示面板驱动电路外部的同步信号(VSYNC)而生成的栅极起始脉冲信号(GSP)或由其它级生成的所述信号线选择信号(G1~Gm)、以及清零信号(CLR),该清零信号(CLR)在所述同步信号(VSYNC)有异常的情况下被激活,之后到下一个垂直扫描期间开始之前,都不从所述移位寄存器输出脉冲。根据上述结构,能够实现一种可在所述同步信号(VSYNC)产生异常的情况下抑制显示混乱并且不增大对电源的负荷的显示面板驱动电路。
-
公开(公告)号:CN101971241A
公开(公告)日:2011-02-09
申请号:CN200880128020.X
申请日:2008-12-04
Applicant: 夏普株式会社
Abstract: 本发明的目的在于提供一种显示面板驱动电路及显示面板的驱动方法。所述显示面板驱动电路包括由输出信号线选择信号(G1~Gm)的单位电路级联连接而构成的移位寄存器,向所述单位电路输入时钟信号(CK1、CK2)、和起始脉冲信号(GSP)或从其他级输出的信号线选择信号(G1~Gm),所述时钟信号(CK1、CK2)激活后的倒钩部分包括斜坡状的第一区域和比所述第一区域更陡的第二区域。根据所述结构,能够实现可以抑制栅极导通脉冲信号的异常,并且可以提高像素充电率和使时钟信号高频化的显示面板驱动电路及显示面板驱动方法。
-
-