用于与终端进行数据传输的装置

    公开(公告)号:CN101699422B

    公开(公告)日:2012-04-25

    申请号:CN200910235296.4

    申请日:2009-09-30

    Abstract: 本发明提供一种用于与终端进行数据传输的装置,其包括:多个存储器插槽,其中相应地插入多个存储器;插槽切换器,用于选择性地连接多个存储器插槽中的一个或多个;以及切换控制器,通过终端接口与终端连接,用于根据主机的指令控制插槽切换器的选择性连接。利用该装置可以实现快速读写,为PCI-E技术提供良好的可扩展性、灵活的配置数据冗余和备份。

    检查点数据的存储方法和装置

    公开(公告)号:CN102184141A

    公开(公告)日:2011-09-14

    申请号:CN201110116063.X

    申请日:2011-05-05

    Abstract: 本发明公开了一种检查点数据的存储方法和装置,其中,该方法包括:响应于检查点命令,将内存中需要存储至第一存储器中的数据写入到第二存储器中,其中,第二存储器的访问速度高于第一存储器的访问速度;在第一存储器和第二存储器满足预定空闲条件的情况下,将第二存储器中写入的数据转存至第一存储器。本发明通过设置访问速度更高的存储器来缓存需要存储到第一存储器中的数据,之后再将缓存的数据由第二存储器写入到第一存储器中,从而能够有效改进检查点数据写入的效率,避免由于写入速度慢而导致服务器等设备的性能严重损失的问题。

    一种伪随机类NFS应用加速系统

    公开(公告)号:CN102147802A

    公开(公告)日:2011-08-10

    申请号:CN201010611721.8

    申请日:2010-12-17

    Abstract: 本发明提出了一种伪随机类NFS应用加速系统。包括pfnfsd和dmcache两个内核模块;pfnfsd是对内核模块nfsd的改写,主要包括NFS客户端请求定位模块和预取模块,用来截获和定位客户端的NFS请求,并执行预取操作;dmcache是基于linux内核device mapper机制实现的一个target driver,主要包括高速存储设备的管理、地址映射和资源回收模块,负责将预取的数据存放到高性能存储设备上。本发明对应用透明,对内核改动小兵可以加载额外的高速存储设备。

    一种基于状态机的Cache并发访问管理方法

    公开(公告)号:CN102023845A

    公开(公告)日:2011-04-20

    申请号:CN201010611795.1

    申请日:2010-12-17

    Abstract: 本发明提供了一种基于状态机的Cache并发访问管理方法,将多个基本存储单元划归为一个基本的Cache分区,本分区内所有存储单元共享存储状态,存储状态划分为多个细粒度子状态,子状态间通过状态机转换;包括四种操作:查找分区操作,读操作,缓存操作和写操作。本发明在保证系统稳定的前提下有效提高了缓存的访问效率。

    一种内存控制器及多内存系统

    公开(公告)号:CN101699560A

    公开(公告)日:2010-04-28

    申请号:CN200910235298.3

    申请日:2009-09-30

    Abstract: 本发明提出了一种内存控制器以及多内存系统,该内存控制器包括双数据速率DDR控制器和至少一个信号寄存器,其中,DDR控制器用于根据中央处理器的指令产生内存驱动信号,内存驱动信号包括第一信号线组和第二信号线组,其中每一组第二信号线组适于与相对应的内存中的两个内存颗粒连接;信号寄存器用于对DDR控制器输出的第一信号线组进行功率放大和整形,其中每一组经过功率放大和整形的第一信号线组适于与相对应的内存中的每个内存颗粒连接。本发明所提出的内存控制器以及多内存系统可以增强内存控制器的驱动能力,降低系统成本。

    一种深度学习汇编优化中的寄存器冲突避免方法

    公开(公告)号:CN106598688A

    公开(公告)日:2017-04-26

    申请号:CN201611132248.9

    申请日:2016-12-09

    Abstract: 本发明公开了一种深度学习汇编优化中的寄存器冲突避免方法,该寄存器冲突避免方法解决的技术问题在于:提供一种规则简单、能够合理使用不同bank中的寄存器从而提高效率的深度学习汇编优化中的寄存器冲突避免方法;采用的技术方案为:一种深度学习汇编优化中的寄存器冲突避免方法,所述深度学习采用Kepler显卡进行加速,汇编优化时,包括以下步骤:将两条以上的计算指令与一条数据传输指令均匀混合在一起,以隐藏访存时间;进行矩阵乘法计算时,从四个或三个寄存器存储体内进行取数。

    数据处理方法及装置
    39.
    发明公开

    公开(公告)号:CN104618329A

    公开(公告)日:2015-05-13

    申请号:CN201410835046.5

    申请日:2014-12-26

    Abstract: 本发明公开了一种数据处理方法,该数据处理方法包括:主控板接收客户端发送的请求信息;主控板根据请求信息得到处理信息,处理信息包括以下至少之一:用户信息、五元组信息、hash值;主控板将处理信息发送至业务板或客户端。本发明通过主控板接收客户端发送的请求信息,然后主控板根据请求信息得到处理信息,处理信息至少要包括用户信息、五元组信息、hash值中的一个,随后主控板将处理信息发送到业务板或客户端,从而将业务板中与数据处理无关或者关联较小且耗费计算资源的工作进行拆分,让主控板来做一些工作,从而可以有效节省业务板的资源,充分利用主控板资源,使得业务板处理数据能力有很大的提高。

    一种自动将缓存在易失介质中的数据写回方法

    公开(公告)号:CN102521173B

    公开(公告)日:2014-10-22

    申请号:CN201110363871.6

    申请日:2011-11-17

    Abstract: 本发明提供了一种自动将缓存在易失介质中的数据写回方法,将低速设备与高速设备分别划分region管理,管理region的数据结构在内存中,对一个region的操作首先调用读取接口,操作完成后调用释放接口释放;在系统建立时创建后台冲洗线程,冲洗线程在没有任务时处于睡眠状态,在对region操作完成后唤醒冲洗线程,冲洗线程根据策略将region写回低速设备。

Patent Agency Ranking