一种伏安法精确测试直流电阻的线夹及电阻测试电路

    公开(公告)号:CN208921750U

    公开(公告)日:2019-05-31

    申请号:CN201821665979.4

    申请日:2018-10-15

    IPC分类号: G01R1/04 G01R27/08

    摘要: 本实用新型公开了一种伏安法精确测试直流电阻的线夹及电阻测试电路,线夹包括导电的外夹钳,外夹钳包括外夹持部、外铰接部和外接电部,外铰接部位置还安装有导电的内夹钳,内夹钳包括内夹持部、内铰接部和内接电部,外铰接部和内铰接部同轴设置,内夹持部设置在外夹持部内部,且外夹钳和内夹钳相互绝缘设置。本实用新型中,两个线夹的外夹持部和内夹持部分别夹持在电阻的两侧,一个线夹的外接电部和另一个线夹的外接电部分别连接在电压表两个接电端,而一个线夹的内接电部通过电流表、电源后与另一个线夹的内接电部电连接。通过该方法测试能够有效的降低外部电阻对待测电阻的影响,提高外接法对待测电阻检测的准确率。

    基于RT-LAB的储能并网测试系统及其测试方法

    公开(公告)号:CN115562069B

    公开(公告)日:2024-10-01

    申请号:CN202211236710.5

    申请日:2022-10-10

    IPC分类号: G05B17/02

    摘要: 本发明提供基于RT‑LAB的储能并网测试系统及其测试方法,该系统包括:上位仿真机、RT‑LAB仿真系统和控制器,RT‑LAB仿真系统包括实时仿真机、FPGA板卡模块和接口模块;上位仿真机用于建立仿真模型,并将仿真数据传送给实时仿真机;实时仿真机用于接收仿真数据,并将仿真数据通过FPGA板卡模块进行处理后,得到电流电压的模拟信号,并将模拟信号传送给控制器;其中,FPGA板卡模块中的非线性元件采用分段线性模型进行建模,且建模后的分段线性元件的特性采用恒定的系统矩阵表示;控制器用于将模拟信号处理得到数字信号,并通过接口模块将数字信号传送给FPGA板卡模块和实时仿真机。本发明可以提高RT‑LAB的储能并网测试系统的仿真精度。