-
公开(公告)号:CN113271738A
公开(公告)日:2021-08-17
申请号:CN202110563945.4
申请日:2021-05-24
Applicant: 南方电网数字电网研究院有限公司
Abstract: 本发明涉及一种低功耗便拆式电力系统芯片保护装置,包括:箱体,所述箱体设有安装腔,所述安装腔用于放置电力系统芯片;风扇,所述风扇设置于所述箱体上,所述风扇用于对所述安装腔散热;除尘组件,所述除尘组件设置于所述安装腔的内壁上,所述除尘组件用于对所述风扇靠近所述安装腔的一侧除尘。风扇长时间转动后,由于与空气摩擦使得风扇靠近安装腔一面会积攒灰尘,此时除尘组件工作,将风扇上的灰尘去除,增大风扇转速,从而提高风扇的散热效率,有利于保证芯片的运行可靠性,提高电力系统的运行效率。
-
公开(公告)号:CN113258546A
公开(公告)日:2021-08-13
申请号:CN202110747236.1
申请日:2021-07-01
Applicant: 南方电网数字电网研究院有限公司
Abstract: 本申请涉及一种芯片级软硬件协同继电保护装置。该装置包括:控制芯片;控制芯片上集成了第一控制单元、第二控制单元以及多个逻辑电路;逻辑电路,对被保护电气设备的电气信号进行微秒级快速运算处理,得到被保护电气设备的故障特征参量并传输至第一控制单元,然后根据被保护电气设备的故障特征参量进行毫秒级实时保护逻辑判断,得到被保护电气设备的继电保护结果,并根据继电保护结果控制外接继电器对被保护电气设备进行保护;第二控制单元在第一控制单元对被保护电气设备进行保护时,将第一控制单元和逻辑电路产生的运行数据进行秒级准实时管理通信功能处理。采用本装置能够基于单一芯片实现保护功能,提高装置集成度、可靠性和数据处理效率。
-
公开(公告)号:CN112527404A
公开(公告)日:2021-03-19
申请号:CN202011251669.X
申请日:2020-11-11
Applicant: 贵州电网有限责任公司 , 南方电网数字电网研究院有限公司
Inventor: 徐长宝 , 文屹 , 辛明勇 , 高吉普 , 王宇 , 孟令雯 , 古庭赟 , 刘斌 , 汪明媚 , 祝健杨 , 李博文 , 代奇迹 , 陈敦辉 , 李肖博 , 姚浩 , 习伟 , 于杨 , 蔡田田
IPC: G06F9/445 , G06F15/177
Abstract: 本申请公开了本申请实施例提供的芯片化继电保护通用系统配置方法、装置、计算机设备和存储介质,涉及芯片化继电保护技术领域。该方法包括:在操作系统处于运行状态的情况下,通过管理核获取目标配置文件,目标配置文件包括在裸跑程序的配置信息;通过管理核对目标配置文件进行解析,得到配置信息,并将配置信息传递至保护核;保护核根据配置信息生成裸跑程序。本申请实施例,通过对目标配置文件的解析,在保护核上生成裸跑程序,通过运行裸跑程序来对电力设备进行保护监测,相比于现有技术,不需要重新编写多个应用程序,因此,降低了对芯片化继电保护通用系统进行升级更新的难度。
-
公开(公告)号:CN111813180A
公开(公告)日:2020-10-23
申请号:CN202010723324.3
申请日:2020-07-24
Applicant: 南方电网数字电网研究院有限公司 , 南方电网科学研究院有限责任公司 , 浙江大学
Abstract: 本申请涉及一种系统芯片存储控制方法、装置和系统芯片,所述系统芯片存储控制方法应用于系统芯片,所述方法通过接收所述内存模块在第二读时钟周期发送的第一初始读数据,所述第一初始读数据是所述内存模块根据第一地址信息和第一控制信息获取的数据,所述第一地址信息和所述第一控制信息由所述微处理器在第一读时钟周期向所述内存模块发送;在第三读时钟周期,对所述第一初始读数据进行解码纠错,得到第一目标读数据,并将所述第一目标读数据返回至所述微处理器。本申请提供的系统芯片存储控制方法能够解决所述微处理器对所述内存模块控制时存在的时序混乱的问题。
-
公开(公告)号:CN113725832B
公开(公告)日:2025-01-17
申请号:CN202111012114.4
申请日:2021-08-31
Applicant: 南方电网数字电网研究院有限公司 , 江苏金智科技股份有限公司
Abstract: 本申请涉及一种继电保护装置闭锁信号逻辑电路及其控制方法。其中,继电保护装置闭锁信号逻辑电路包括:状态检测模块,用于连接装置的板卡;状态检测模块用于检测板卡的当前运行状态,且在检测到当前运行状态为上电状态的情况下,输出被动闭锁信号;硬件使能控制模块,一端连接状态检测模块,另一端用于连接板卡;其中,硬件使能控制模块用于在接收到被动闭锁信号、或在接收到板卡输出的主动闭锁信号的情况下,输出闭锁控制信号;闭锁控制信号用于指示装置执行闭锁动作;主动闭锁信号为装置经板卡检测确定当前存在装置异常的情况下输出的。本申请实现了继电保护装置正常运行情况下的主动闭锁以及异常情况下的被动闭锁功能。
-
公开(公告)号:CN113690861B
公开(公告)日:2024-12-13
申请号:CN202110950645.1
申请日:2021-08-18
Applicant: 南方电网数字电网研究院有限公司 , 北京四方继保工程技术有限公司
Abstract: 本申请涉及线路保护中重合闸控制方法、装置、计算机设备。所述方法包括:获取位置报文信息;所述位置报文信息中携带有断路器的闸位置信息;若所述闸位置信息满足预设条件,获取所述位置报文信息的第一持续时间;若所述第一持续时间满足预设的确认时间阈值,确定重合闸动作信息,以控制所述重合闸按照所述重合闸动作信息进行闭锁重合闸动作或不闭锁重合闸动作。采用本方法能够基于保护装置接收的闸位置信息,确定闭锁重合闸或不闭锁重合闸,通过判定闸位置信息,结合时间阈值确认重合闸动作,能够有效防止重合闸不正确动作,避免了因位置信号无效导致的重合闸误动或拒动情况。
-
公开(公告)号:CN113555844B
公开(公告)日:2024-09-20
申请号:CN202110779630.3
申请日:2021-07-09
Applicant: 南方电网数字电网研究院有限公司 , 北京四方继保工程技术有限公司
Abstract: 本申请涉及差动保护技术领域,提供一种差动保护处理方法、装置、设备和存储介质,在保证差动保护计算可靠性的同时,降低对侧和本侧间的无线传输流量,主要包括:获取对侧按照本侧要求的采样频率的一半对对侧自身进行电流采样得到的对侧真实电流采样值序列;根据对侧真实电流采样值序列中各两两相邻的对侧真实电流采样值,确定与各两两相邻的对侧真实电流采样值对应的各对侧虚拟电流采样值;将各对侧虚拟电流采样值插入对应的两两相邻的对侧真实电流采样值之间,以将对侧真实电流采样值序列具有的电流采样值个数恢复至与本侧要求的采样频率对应的电流采样值个数,形成对侧拟合电流采样值序列;根据对侧拟合电流采样值序列,进行差动保护计算。
-
公开(公告)号:CN117909983A
公开(公告)日:2024-04-19
申请号:CN202311519621.6
申请日:2023-11-14
Applicant: 南方电网数字电网研究院有限公司
Abstract: 本发明公开了一种台区电网虚假数据检测方法、装置、设备及介质,包括:获取台区电网对应的历史运行数据,根据历史运行数据生成数据集;根据台区电网对应的拓扑结构,构建与台区电网匹配的超图模型,并采用超图卷积神经网络根据超图模型,学习台区电网中各节点对应的特征表示结果;使用数据集根据台区电网中各节点对应的特征表示结果,对超图卷积神经网络进行迭代训练,得到虚假数据检测模型;使用虚假数据检测模型,对台区电网对应的当前运行数据进行检测。本发明实施例的技术方案可以提高台区电网中虚假数据的检测效率以及检测精度。
-
公开(公告)号:CN117830771A
公开(公告)日:2024-04-05
申请号:CN202311461543.9
申请日:2023-11-03
Applicant: 南方电网数字电网研究院有限公司
IPC: G06V10/80 , G06V10/774 , G06V10/44 , G06V10/82 , G06N3/042 , G06N3/0442 , G06N3/084 , G06N3/045
Abstract: 本发明公开了一种电网图相别识别方法、装置、电子设备及存储介质。通过实时获取待确定相别的台区电网图;将台区电网图输入至预先构建的台区电网图等效模型中,得到与台区电网图对应的节点及边融合属性特征;将节点及边融合属性特征输入至预先训练的电网图相别识别模型中,得到与台区电网图对应的目标相别结果;将目标相别结果向用户进行反馈,以实现根据所述目标相别结果来确定与所述台区电网图对应的相别。解决了不能准确识别台区电网图的相别而造成的切换相别困难的问题,提高了电网图相别识别的准确率,可以实现实时进行电网图相别的识别操作,更加便利了电网相别的切换。
-
公开(公告)号:CN113726499B
公开(公告)日:2024-02-13
申请号:CN202110856568.3
申请日:2021-07-28
Applicant: 南方电网数字电网研究院有限公司 , 南京国电南自电网自动化有限公司
IPC: H04L7/00
Abstract: 本发明公开了一种数字采样数据高速插值同步方法,包括:接收SV报文,提取SV报文中的各通道采样值信息以及时标信息;将各通道采样值信息与时标信息并行并行缓存;基于时间管理模块和SV报文时延信息计算需要插值的时刻;根据插值时刻同步读取各通道采样值信息;根据插值时刻和采样值信息算出插值,本发明能够充分利用FPGA器件并行处理数据能力,同步操作写入、读取多个RAM的地址,实现多端口多通道的并行插值,大幅减少了数据插值消耗的时间。
-
-
-
-
-
-
-
-
-