显示装置
    32.
    发明公开

    公开(公告)号:CN1379384A

    公开(公告)日:2002-11-13

    申请号:CN02104990.4

    申请日:2002-03-29

    CPC classification number: G09G3/3659 G09G3/3648 G09G2300/0842 G09G2300/0857

    Abstract: 本发明的课题是一种显示装置,数字视频信号从漏极信号线61通过像素选择TFT被写入保持电路110,根据保持电路中保持的数字视频信号进行显示。将构成该保持电路110的第一反相电路INV1的阈值VT1设定得比第二反相电路INV2的阈值VT2小,能防止视频信号数据对保持电路的误写入,根据保持电路中保持的视频信号进行准确的显示。

    液晶显示装置
    34.
    发明授权

    公开(公告)号:CN1811569B

    公开(公告)日:2010-12-15

    申请号:CN200510125893.3

    申请日:2005-11-30

    CPC classification number: G09G3/3614 G09G3/3648 G09G3/3688 G09G2320/0209

    Abstract: 一种液晶显示装置,能适当抑制因进行补助电容驱动的液晶显示装置中的数据线与补助电容线的电容结合所造成的视频显示不良的发生。本发明的液晶显示装置具备:多个像素电极及开关组件,分别对应漏极线与栅极线的各交叉部而排列;补助电容线,在每一条栅极线沿着栅极线延伸的方向设置;补助电容,一方的电容电极连接在像素电极,而另一方的电容电极连接在补助电容线;以及开关电路,选择性切换施加至补助电容线的电位。驱动漏极线的漏极驱动器选择漏极线,并将视频数据信号供给像素电极,以使对于对向电极电位具有正极性的视频数据信号电位及相对于对向电极电位具有负极性的视频数据信号电位同时分别以同数量写入。

    显示装置
    35.
    发明公开

    公开(公告)号:CN101241286A

    公开(公告)日:2008-08-13

    申请号:CN200810008835.6

    申请日:2005-05-23

    Abstract: 本发明提供一种显示装置,其将保持电容线的电平变更为H电平及L电平等两种。通过该变更,将施加至液晶的电压移位,而对液晶施加充分的电压,以进行显示。接着,将该保持电容线的两个电压电平中的至少一个电平与用以驱动选择线的垂直驱动器中所使用的多个电压电平中的一个电压电平共享。此外,将对于保持电容线的寄生电容或保持电容的电容值设定在特定范围内。

    像素电路以及显示装置
    36.
    发明授权

    公开(公告)号:CN100371972C

    公开(公告)日:2008-02-27

    申请号:CN200410042902.8

    申请日:2004-05-27

    Abstract: 一种像素电路以及显示装置,其目的在于降低驱动TFT的阈值变动所造成的不良影响。藉由开关TFT(20)导通,使数据线的数据电压作为驱动TFT(22)的栅极电压VG(22)而保持于保持电容(24)。在该状态下,降低面板驱动线的电压。在驱动TFT(22)的栅极的另一端连接有连接在参考电压的MOS型电容组件(28),该MOS型电容组件(28)是于面板驱动线的电压的电压下降前导通,上升中途转变为切断,由于该转换电容值会产生变化。因而,栅极电压VG(22)的下降坡度产生变化,藉此对应于驱动TFT(22)的阈值变化,而可修正面板驱动线下降后的栅极电压VG(22)。

    显示装置
    38.
    发明授权

    公开(公告)号:CN100339879C

    公开(公告)日:2007-09-26

    申请号:CN200410059492.8

    申请日:2004-06-28

    Abstract: 本发明提供一种具有可抑制消耗电力增加的移位缓存器电路的显示装置。该显示装置具备移位缓存器电路30m,该移位缓存器电路30m包含:第1电路部31m,具有p沟道晶体管PT3及p沟道晶体管PT5,其中p沟道晶体管PT3连接于HVSS侧,响应时钟信号HCLK而导通,p沟道晶体管PT5连接于时钟信号线,通过响应次级的移位缓存器电路30m+1的输出信号SRm+1(第1信号)而导通,以将时钟信号HCLK供至p沟道晶体管PT3;以及第2电路部32m,具有p沟道晶体管PT8及p沟道晶体管PT10,其中p沟道晶体管PT8连接于HVSS侧,响应时钟信号HCLK而导通,p沟道晶体管PT10连接于时钟信号线,通过响应次级的移位缓存器电路30m-1的输出信号SRm-1(第2信号)而导通,以将时钟信号HCLK供至p沟道晶体管PT8。

    显示装置
    39.
    发明公开

    公开(公告)号:CN1637797A

    公开(公告)日:2005-07-13

    申请号:CN200410103420.9

    申请日:2004-12-27

    Inventor: 千田满

    Abstract: 本发明提供一种可抑制消耗电流增加的显示装置,该显示装置包含输出端电路部(41b),该输出端电路部(41b)具备:源极连接于供应切换至H电平及L电平的致能信号HENB1的致能信号线(HENB1),并响应从时钟信号线(HCLK1)所供应的时钟信号HCLK1而导通,且在响应时钟信号HCLK1而导通的期间,H电平的致能信号HENB1从致能信号线(HENB1)被供应至源极的晶体管(PT1);连接于正电位HVDD的晶体管(PT2),及连接于晶体管(PT1)的栅极与正电位HVDD之间,并在晶体管(PT2)为导通状态时,使晶体管(PT1)成为不导通状态的晶体管(PT3)。

Patent Agency Ranking