-
公开(公告)号:CN104578783B
公开(公告)日:2017-08-25
申请号:CN201310483013.4
申请日:2013-10-15
Applicant: 台达电子企业管理(上海)有限公司
CPC classification number: H02M3/157 , H02M3/156 , H02M3/1588 , H03M1/747
Abstract: 本发明公开了一种转换器和用于控制转换器的方法,其中所述转换器包括转换电路、电流采样电路、数字‑模拟转换电路、斜率补偿电路和比较器电路。斜率补偿电路独立于数字‑模拟转换电路,且斜率补偿电路专门地产生模拟斜率补偿信号。比较器电路比较通过数字‑模拟转换电路产生的模拟信号与模拟斜率补偿信号和通过电流采样电路产生的电流检测信号的叠加信号,或比较器电路比较电流检测信号与模拟斜率补偿信号和模拟信号的叠加信号,以产生用于转换电路的控制操作的比较器输出信号。
-
公开(公告)号:CN103262422B
公开(公告)日:2016-09-21
申请号:CN201180058903.X
申请日:2011-12-07
Applicant: 马维尔国际贸易有限公司
Inventor: S·希鲁希安
IPC: H03M1/00
CPC classification number: H03M1/0845 , H03M1/00 , H03M1/0682 , H03M1/12 , H03M1/742 , H03M1/747 , H04B3/54 , H04L25/067 , H04L27/2647
Abstract: 本公开提供了改进的DAC电路以及方法。在一个实施例中,数模转换器接收数字信号并且输出对应于数字信号的第一模拟输出信号。电流缓冲器接收第一模拟输出信号并且生成模拟输出电流。电流输出数模转换器和电流缓冲器构造在集成电路上,并且模拟输出电流耦合至集成电路的引脚。集成电路的引脚接收模拟输出电流并且向集成电路外部的附加电路装置提供模拟输出电流。
-
公开(公告)号:CN103270468B
公开(公告)日:2016-04-06
申请号:CN201180061721.8
申请日:2011-12-20
Applicant: 马维尔国际贸易有限公司
IPC: G06F1/02
CPC classification number: H03M1/747 , G02F7/00 , G06F1/022 , G06F1/08 , G06T11/206 , H03B21/02 , H03M1/00
Abstract: 本公开描述了用于低存储器使用的任意波形表示或生成的技术和装置。这些技术和/或装置使得能够使用比许多当前技术更少的存储器来进行任意波形的表示和/或生成,因此降低了成本或存储器大小。另外,在一些实施例中,该技术和装置在不使用处理器资源的情况下生成任意波形。
-
公开(公告)号:CN104702285A
公开(公告)日:2015-06-10
申请号:CN201410836902.9
申请日:2014-12-26
Applicant: 华为技术有限公司
IPC: H03M1/12
CPC classification number: H03M1/747 , G06F1/10 , G10L15/12 , H03M1/0836 , H03M1/1205 , H03M1/1215 , H03M1/38 , H03M1/42 , H03M1/76
Abstract: 本发明实施例公开一种模数转换器以及模数转换方法,所述模数转换器包括:时钟生成器,包括M个传输门,所述M个传输门用于接收周期性的第一时钟信号,并分别对所述第一时钟信号进行选通控制,生成M个第二时钟信号,其中,M为大于等于2的整数,所述第一时钟信号的每个周期中包括M个时钟脉冲,所述M个第二时钟信号的周期与所述第一时钟信号的周期相等,且所述M个第二时钟信号的每个周期中分别包括所述M个时钟脉冲中的一个时钟脉冲;以时间交织方式配置的M个ADC通道,用于接收一个模拟信号,并分别在所述M个第二时钟信号的控制下,对所述模拟信号进行采样以及模数转换,得到M个数字信号,其中每个ADC通道分别对应所述M个第二时钟信号中的一个时钟信号;加法器,用于在数字域对所述M个数字信号相加,得到一个数字输出信号。
-
公开(公告)号:CN104170405A
公开(公告)日:2014-11-26
申请号:CN201380013102.0
申请日:2013-03-28
Applicant: 德克萨斯仪器股份有限公司
Inventor: S·K·巴兰瓦
IPC: H04R3/04
CPC classification number: H03M1/0604 , H03M1/747 , H03M3/502
Abstract: 本发明提供一种用于向诸如扬声器的负载(LOAD)提供音频信号的电路(200),该电路使用扬声器或头戴式耳机放大器结构作为电流电压转换器(220),由此从该电路消除了单独的电流电压转换器。这种设计去除了多个元件中在电路架构中产生噪声的一个元件并且改善了音频信号的动态范围。例如,数模转换器(215)的输出是提供给扬声器或头戴式耳机放大器的单端输出。数模转换器可以包括集合起来以提供单端输出(217)的一系列电流源。在电流源具有正电流源和负电流源失配的情况下,使用反馈机制来校正该失配并且减少了通过数模转换器将谐波噪声引入到信号中。
-
公开(公告)号:CN101562586B
公开(公告)日:2014-10-08
申请号:CN200910133180.X
申请日:2009-04-15
Applicant: 索尼株式会社
Abstract: 本发明涉及发射器中的比特压缩。在执行数模转换之前,对用于射频发射的数字基带信号进行处理。所述数字基带信号被滤波。将所述数字基带信号的比特数减少以使得数模转换器的尺寸最小化。通过在滤波之前执行一些比特压缩,滤波电路的尺寸被减小了,与此同时仍然满足相关的性能参数。
-
公开(公告)号:CN103959655A
公开(公告)日:2014-07-30
申请号:CN201280059637.7
申请日:2012-12-05
Applicant: 三星电子株式会社
Inventor: 李宗佑
IPC: H03M1/66
CPC classification number: H03M1/1071 , G06F11/0751 , H03M1/0651 , H03M1/1019 , H03M1/66 , H03M1/682 , H03M1/687 , H03M1/747
Abstract: 提供一种用于数模转换的装置及方法。所述装置包括:第一单元矩阵,用于输出与输入数字信号的多个最高有效位(MSB)对应的信号的电流,第二单元矩阵,用于输出与所述输入数字信号的多个最低有效位(LSB)对应的信号的电流,放大器,用于以预先设定的放大率放大所述第二单元矩阵的输出电流,以及加法器,用于将所述第一单元矩阵的输出电流和所述放大器的输出电流相加。
-
公开(公告)号:CN103929180A
公开(公告)日:2014-07-16
申请号:CN201310012963.9
申请日:2013-01-14
Applicant: 华为技术有限公司
IPC: H03M1/66
Abstract: 一种数模转换器以及数模转换器中电流源阵列的控制方法,涉及电子技术领域,用以降低系统误差。数模转换器包括:译码模块、开关阵列以及电流源阵列,其中,译码模块,用于将输入的2n位二进制数字信号中的高n位生成2n-1位第一温度码,将其低n位生成2n-1位第二温度码;并利用2n-1位第一温度码和2n-1位第二温度码,按照如下方式控制2n×2n-1个单位开关的工作顺序:切换由2n×2n-1个单位开关形成的2n×2n矩阵中位于2n-1条第一对角线中任一条上的所有单位开关,2n-1条第一对角线上的全部元素对应2n×(2n-1)个高位单位开关;并且按照预设顺序切换位于2n×2n矩阵中除2n-1条第一对角线外的第二对角线上的所有单位开关;第二对角线上的2n-1个元素对应2n-1个低位单位开关。
-
公开(公告)号:CN101964663B
公开(公告)日:2013-10-02
申请号:CN200910224707.X
申请日:2009-11-09
Applicant: 联发科技股份有限公司
CPC classification number: H03M7/3033 , H03M1/0673 , H03M1/682 , H03M1/747 , H03M3/502 , H03M7/3022
Abstract: 本发明提供一种分段数模转换器,包括:信号成分处理级,包括第一数字调制器和第一数模转换器单元,该第一数字调制器响应输入字而产生第一字,该第一数模转换器单元用以将该第一字转换为第一模拟值;噪声成分处理级,包括第二数字调制器、第二和第三数模转换器单元,该第二数字调制器响应第一剩余字而产生第二字,该第二数模转换器单元用以将该第二字转换为第二模拟值,该第三数模转换器单元用以将第二剩余字转换为第三模拟值;以及加法单元,将该第一模拟值、该第二模拟值和该第三模拟值相加以产生输出模拟值。本发明所提供的分段数模转换器无需显著增加数模转换器中所使用的模拟组件的数目,就可有效减少数模转换器模拟部分的增益失配的影响。
-
公开(公告)号:CN103312326A
公开(公告)日:2013-09-18
申请号:CN201310048122.3
申请日:2013-02-06
Applicant: 香港应用科技研究院有限公司
IPC: H03M1/06
Abstract: 本发明披露的具有均衡阻抗辅助结构的电流单元可以布局在数模转换器(DAC)或其他转换器或应用中。具有均衡阻抗辅助结构的电流单元包括并联的主差分晶体管和辅助差分晶体管,辅助差分晶体管的栅极驱动与主差分晶体管的栅极驱动是相反的。来自辅助差分晶体管的辅助电流要比主差分晶体管切换的主电流小很多。单元的电流不会关断为零,而是变为辅助电流。电流单元的开状态阻抗和闭状态阻抗可以通过电路设计而设计成相互匹配,所以不管数字输入值是多少,阻抗都是相同的。可以调整辅助差分晶体管的宽度和长度,使得电流单元在开和闭状态时的总输出阻抗是匹配的。因为输出阻抗与输入码无关,所以高速性能得到提高。
-
-
-
-
-
-
-
-
-