阵列基板及其显示驱动方法、显示装置

    公开(公告)号:CN105116659B

    公开(公告)日:2021-01-15

    申请号:CN201510628806.X

    申请日:2015-09-28

    Abstract: 本发明提供了一种阵列基板及其显示驱动方法、显示装置,其中的阵列基板,包括公共电压线、行列设置的若干个像素电极,以及至少一个设置在相邻的两个像素电极之间的第一晶体管;其中,所述第一晶体管的栅极连接所述公共电压线,第一极和第二极各自连接所述相邻的两个像素电极中的一个。另一方面,上述阵列基板的显示驱动方法包括:在相邻显示帧之间向所述公共电压线施加电压,使得栅极与所述公共电压线相连的所有第一晶体管工作在线性区或者饱和区。基于此,本发明可以在不降低像素开口率的前提下实现相邻像素之间灰阶电压的极性中和,在不影响显示效果的前提下很大地程度地降低功耗,突破现有显示装置的最低功耗。

    阵列基板及其制作方法和显示装置

    公开(公告)号:CN104950540B

    公开(公告)日:2018-09-21

    申请号:CN201510426617.4

    申请日:2015-07-20

    Abstract: 本发明涉及一种阵列基板,包括多条栅线和数据线,栅线和数据线交叉限定多个像素单元,每个像素单元包括像素电极,其特征在于,还包括:沿数据线延伸方向设置的公共电极线和像素电极线,像素电极线与像素电极电连接,公共电极线与像素电极线之间设置有绝缘层,公共电极线与像素电极线形成存储电容。根据本发明的技术方案,可以设置像素电极线和公共电极线具有适当的宽度来保证像素具有较高开口率,同时提升公共电极线与像素电极线的正对面积,进而提升存储电容。

    一种阵列基板及显示装置
    28.
    发明公开

    公开(公告)号:CN105204248A

    公开(公告)日:2015-12-30

    申请号:CN201510653969.3

    申请日:2015-10-10

    CPC classification number: G02F1/13452 G02F1/13458 G02F1/1362

    Abstract: 本发明公开了一种阵列基板及显示装置,其中,阵列基板的非显示区域设置有与扇出走线异层设置的电容补偿膜层,而且,该电容补偿膜层与每条扇出走线的正对面积按照所述扇出走线的长度由大至小的顺序逐渐增大,使得长度较长的扇出走线与电容补偿膜层的正对面积相对较小,长度较短的扇出走线与电容补偿膜层的正对面积相对较大,进而,长度较长的扇出走线的电阻与相应补偿电容的乘积与长度较短的扇出走线的电阻与相应补偿电容的乘积近乎相等,这种设计方案可以减小电阻差异,保证每条扇出走线的电阻与相应补偿电容的乘积近乎相等,改善扇出走线信号不均一的问题,提升画面显示均一性。同时,还可以避免增加额外的布线空间,保证窄边框的需求。

Patent Agency Ranking