-
公开(公告)号:CN110995159A
公开(公告)日:2020-04-10
申请号:CN201911257408.6
申请日:2019-12-10
Applicant: 电子科技大学 , 上海华力微电子有限公司
Abstract: 一种基于电阻式振荡器的数字温度传感器电路,属于数字模拟集成电路技术领域。本发明利用N个第一延时单元首尾相连构成延时链产生第一振荡器输出,利用N个第二延时单元首尾相连构成延时链产生第二振荡器输出,N为正奇数,第二延时单元包括一个第一延时单元串联一个与温度线性度比第一延时单元更好的第一电阻;再利用分频器和计数器获得第一振荡器输出信号的周期和第二振荡器输出信号的周期,根据第一振荡器输出信号和第二振荡器输出信号的周期差获得温度信息。在低电源电压供电条件下降低了数字温度传感器的功耗,实现了数字温度传感器的高线性度。
-
公开(公告)号:CN106992784B
公开(公告)日:2020-03-31
申请号:CN201710221707.9
申请日:2017-04-06
Applicant: 电子科技大学
IPC: H03M1/10
Abstract: 基于校正方向判定的时间交织ADC用采样时间失配校正方法,属于模数转换器设计领域。该方法在校正初始阶段指定一个校正方向,然后按照当前的校正方向用采样时间失配的最大校正范围Dmax来校正采样时间失配,再根据重新计算后的时间交织ADC各通道采样时间失配表征量Bi′与未校正前的Bi的符号来判断当前校正方向是否正确,从而得出正确的初始校正方向进行采样时间失配校正,之后的每个校正周期通过比较当前周期与上一周期中Bi的符号继续调整校正方向,校正过程中采用固定步长调节采样时间失配反馈值。本发明能够自动判断校正方向,而不会限制输入信号的频率范围,并且具有复杂度低,硬件开销小和易于实现的优点。
-
-
公开(公告)号:CN110661530A
公开(公告)日:2020-01-07
申请号:CN201910813740.X
申请日:2019-08-30
Applicant: 电子科技大学
IPC: H03M1/80
Abstract: 本发明属于模拟集成电路技术领域,特别涉及一种模拟数字转换器及其基于码字重组的量化方法,以及本发明在量化传感器信号和生物电信号中的应用。本发明将传统逐次逼近模数转换的量化方式转变为量化两个采样点之间的码字之差,对于心电信号(ECG)和脑电信号(EEG)等生物电信号包含大量中低频、幅度变化缓慢的部分,本发明可以大大减少比较器开启的时间和转换周期数,从整体上降低了模数转换器的功耗。
-
公开(公告)号:CN110623662A
公开(公告)日:2019-12-31
申请号:CN201910814123.1
申请日:2019-08-30
Applicant: 电子科技大学
IPC: A61B5/0472 , A61B5/00
Abstract: 本发明属于模拟集成电路技术领域,特别涉及一种用于心电信号特征参数提取的自适应阈值迭代算法。本发明根据候选点和自适应阈值中高低阈值的关系,开发出两套自适应的迭代高阈值和低阈值规则,能够有效地检测出心电信号中的QRS波的R点,具有速度快、需要的存储容量少和对非常规QRS中R点识别度高等特点。
-
公开(公告)号:CN107222206B
公开(公告)日:2019-11-05
申请号:CN201710366748.7
申请日:2017-05-23
Applicant: 电子科技大学
IPC: H03K23/66
Abstract: 本发明公开一种高速可编程任意整数分频器,涉及微电子技术中的高速可编程多模分频器的领域。该结构由固定分频器DIV1、固定分频器DIV2、可编程分频器DIV3,以及可编程计数器Counter实现。DIV1、DIV2、DIV3分频器均是基于移位寄存器的分频器,由输入时钟驱动,属于同步分频,能够工作在较高的频率,具有较小的相位噪声贡献。分频器DIV1为固定M1分频;分频器DIV2为固定M2分频;分频器DIV3为可编程1~M3分频;计数器Counter为可编程1~N计数器。本发明针对传统可编程多模整数分频器不能同时工作在较高频率和任意整数分频范围,提出一种基于移位寄存器的高速可编程任意整数分频器的结构,适用于高速、宽范围多模分频的应用。
-
公开(公告)号:CN110380729A
公开(公告)日:2019-10-25
申请号:CN201910821329.7
申请日:2019-09-02
Applicant: 电子科技大学
Abstract: 基于预测和局部过采样的逐次逼近模数转换器量化方法,在量化周期开始时,采用传统量化方式由比较器根据DAC模块采样结果依次产生逐次逼近模数转换器从最高位到低位的量化码字,并实时检测DAC模块采样结果是否进入预测阈值,当预测正确时采用预测算法获取剩余位的量化码字代替传统量化方式,使得量化周期存在剩余时间,将剩余时间用于过采样,降低了参考电压噪声和比较器噪声,提高了系统信噪比;由于本发明不增加额外时间用于过采样,且预测算法电路简单,以较小的功耗和面积为代价换取了部分信噪比的提升。
-
公开(公告)号:CN110350918A
公开(公告)日:2019-10-18
申请号:CN201910644692.6
申请日:2019-07-17
Applicant: 电子科技大学 , 上海华力微电子有限公司
Abstract: 一种基于最小均方算法的数字后台校正方法,适用于分裂式SAR ADC。首先设置分裂式SAR ADC,并将设置好的分裂式SAR ADC进行基于最小均方算法的数字后台校正;分裂式SAR ADC包括两个ADC模块,每个ADC模块中主DAC电容阵列采用非二进制电容阵列,同时将主DAC冗余电容阵列中最高位电容的权重设置为最小,这样校正DAC电容阵列的随机切换可以有效的校正主DAC电容阵列中包括权重最大的电容在内的每个电容,提升ADC的线性度和动态范围;校正DAC随机切换方式的引入可以有效的解决两个ADC电容失配方向一致导致校正无效的问题;另外主DAC电容阵列引入冗余量,可以弱化系统在量化过程中引入的动态误差,保证了每次切换的正确性,提高迭代的速度。
-
公开(公告)号:CN110212886A
公开(公告)日:2019-09-06
申请号:CN201910644932.2
申请日:2019-07-17
Applicant: 电子科技大学 , 上海华力微电子有限公司
Abstract: 一种基于电流舵技术的二阶低通滤波器电路,第一电阻的输入端作为二阶低通滤波器电路的输入端,输出端连接第三电阻的输入端;第二电容的下极板连接第三电阻的输出端和运算放大器的输出端并作为二阶低通滤波器电路的输出端,上极板连接运算放大器的负向输入端;第一电容的上极板连接第二电阻的输入端,下极板连接运算放大器的正向输入端并连接共模电平;第一电流舵模块用于将第一电阻的输出端电流分流后流入第二电阻的输入端和流出二阶低通滤波器电路的信号通路;第二电流舵模块用于将第二电阻的输出端电流分流为两部分电流后流入第二电容和流出二阶低通滤波器电路的信号通路。本发明减小了低通滤波器对大的无源器件的需求,便于片上集成。
-
公开(公告)号:CN107517058B
公开(公告)日:2019-08-30
申请号:CN201710739814.0
申请日:2017-08-25
Applicant: 电子科技大学
IPC: H03M1/10
Abstract: 一种具有校正功能的分段式电流舵型DAC及其后台校正方法,属于集成电路领域。本发明提供的分段式电流舵型DAC在高位电流源阵列中添加了一个冗余电流源单元,其校正原理为:利用第一开关选择电路控制高位电流源阵列中的高位数据开关阵列,利用第二开关选择电路控制高位电流源阵列中的选择开关阵列,选择出一个电流源单元进行校正,其余电流源单元继续工作;一个校正周期后选择另一个电流源校正,原被校正电流源切换到工作状态,每次校正过程校正一个电流源,在所有电流源校正一次后,从第一个电流源开始进行第二次校正。本发明中的校正是穿插在整个工作过程中,所以可以校正在DAC工作中产生的误差,从而进一步提高DAC的性能。
-
-
-
-
-
-
-
-
-