一种存储器内建自测试方法、电路及计算机存储介质

    公开(公告)号:CN111145826A

    公开(公告)日:2020-05-12

    申请号:CN201811307935.9

    申请日:2018-11-05

    Inventor: 温浪明 谭鑫 陈恒

    Abstract: 本发明公开一种存储器内建自测试方法、电路及计算机存储介质,用于提高检测效率。其中的存储器内建自测试方法包括:将从ROM读取的当前地址的数据与当前校验码进行校验运算,获得后一校验码,直至遍历所述ROM内的所有需要校验运算的地址,获得最终校验码;其中,所述当前校验码为前一地址的数据经校验运算得到的校验码,所述后一校验码用于与后一地址的数据进行校验运算;根据所述最终校验码及所述ROM内存储的标准校验码判断所述ROM是否存在缺陷。

    一种无时钟芯片唤醒电路、唤醒方法、芯片

    公开(公告)号:CN111061358A

    公开(公告)日:2020-04-24

    申请号:CN201811198570.0

    申请日:2018-10-15

    Abstract: 本发明公开了一种无时钟芯片唤醒电路、唤醒方法、芯片,包括采集电路和检测电路,采集电路用于采集待检测输入信号;检测电路用于检测待检信号,并依据待检信号生成唤醒信号,该检测电路包括状态检测模块、状态锁存模块、状态恢复模块,状态检测模块与采集电路连接,检测是否有待检信号输入,若有待检信号输入时,状态检测模块输出待检信号,状态锁存模块与状态检测模块连接,依据待检信号生成唤醒信号,生成唤醒信号后,状态恢复模块复位状态锁存模块与状态检测模块,恢复检测到状态。通过采集待检测输入信号,检测待检信号,并依据所述待检信号生成唤醒信号,实现无时钟IO唤醒,将功耗尽可能的降到最低,提高电路可靠性。

    低功耗电路及其控制方法
    24.
    发明授权

    公开(公告)号:CN106802709B

    公开(公告)日:2019-08-16

    申请号:CN201611076785.6

    申请日:2016-11-28

    Abstract: 本发明公开了一种低功耗电路及其控制方法。其中,该低功耗电路包括:第一寄存器,第一寄存器的输入端输入低功耗模式信号,用于当低功耗模式信号为高电平信号时,第一寄存器的反向输出端输出低电平信号;时钟门控器,时钟门控器的控制端与第一寄存器的反向输出端连接,时钟门控器的输入端输入时钟信号,时钟门控器的输出端分别与负载和第一寄存器的时钟控制端连接,用于输出低电平信号至负载,以使负载处于静止状态。本发明解决了现有技术中便携式系统中芯片内部的动态功耗大的技术问题。

    一种低功耗唤醒方法及装置

    公开(公告)号:CN109582371A

    公开(公告)日:2019-04-05

    申请号:CN201811311222.X

    申请日:2018-11-06

    Abstract: 本发明公开了一种低功耗唤醒方法及装置,在低功耗模式下,配置芯片管脚中的输入信号,对输入信号进行信号检测,并在输入信号的电平发生变化时,确定发生变化的信号所对应的管脚,利用该管脚对芯片进行唤醒,通过对芯片的管脚进行输入信号的配置,使得芯片的所有输入输出管脚都具有低功耗唤醒的功能,从而提高芯片应用的灵活性。

    一种段式LCD的显示方法及设备

    公开(公告)号:CN107481692A

    公开(公告)日:2017-12-15

    申请号:CN201710791345.7

    申请日:2017-09-05

    CPC classification number: G09G3/3611

    Abstract: 本发明公开了一种段式LCD的显示方法及设备,应用于段式LCD设备中,所述段式LCD设备包括处理器、驱动器以及LCD显示器,所述方法包括:在所述处理器进入休眠状态时,通过所述驱动器读取第一地址对应的图像内容;以及通过所述驱动器驱动所述LCD显示器显示所述图像内容,避免了现有技术中,段式LCD设备每一次显示图像的更新都必须依赖于处理器CPU参与的情况,所以,有效的解决了现有技术中,段式LCD设备存在功耗高的技术问题,具有降低段式LCD设备功耗高的有益效果。

    一种norflash的读取控制电路和方法

    公开(公告)号:CN106548803A

    公开(公告)日:2017-03-29

    申请号:CN201610956935.6

    申请日:2016-10-26

    Inventor: 陈恒 方励 温浪明

    Abstract: 本发明涉及一种norflash的读取控制电路和方法,读取控制电路包括门控时钟电路、延时控制器、数据选择器,门控时钟电路,用于在低频情况下,产生读取触发信号;延时控制器,用于在高频情况下,产生读取触发信号;数据选择器的输入端连接所述门控时钟和延时控制器的输出端,选择输出所述读取触发信号至norflash。本发明norflash读取控制电路和方法,实现CPU工作在更低频率而不损失执行效率,同时支持CPU工作在高频率,实现CPU工作在不同的频率下,达到flash读取的最高效率。

    一种MCU、终端和控制方法

    公开(公告)号:CN105843112A

    公开(公告)日:2016-08-10

    申请号:CN201610146959.5

    申请日:2016-03-15

    Inventor: 陈恒

    CPC classification number: G05B19/0423 G05B2219/25314

    Abstract: 本发明公开了一种MCU、终端和控制方法,该MCU包括:输入选择器,具有输入端、控制端和第一输出端,输入端作为MCU的调试管脚(Debug pin),控制端作为MCU的安全模式(sec)控制端;且输入选择器被配置为:在基于控制端控制的安全模式下,使MCU能正常运行但不能通过输入端被访问,且使输入端只能通过第一输出端连接至调试模块;调试模块,连接于存储模块,且被配置为:在安全模式下,只能控制存储模块进行擦除和/或清零的操作。通过本发明的方案,可以实现操作过程简单、安全隐患小和用户体验好的有益效果。

    一种用于Harris角点检测的电路系统及检测方法

    公开(公告)号:CN112837256B

    公开(公告)日:2023-05-12

    申请号:CN201911067401.8

    申请日:2019-11-04

    Inventor: 方励 李绍斌 陈恒

    Abstract: 本申请公开了一种用于Harris角点检测的电路系统及检测方法,用于解决行缓存模块管理效率较低的问题。该电路系统中:行缓存模块用于并将接收的输入的图像以单行图像信息划分,并存储至行缓存模块中的多个缓存块中;窗口生成模块用于以预设方式读取缓存的图像信息,并对读取或接收的信息进行预定格式存储处理获得矩形窗口数据;偏导计算模块用于接收缓存的图像信息对应的第一矩形窗口数据,并以行为单位对第一矩形窗口数据进行并行偏导运算得到水平偏导数据和垂直偏导数据;角点响应模块用于并行计算角点响应值获得多个角点响应值,以使极值抑制模块对多个角点响应值对应的第二矩形窗口数据进行极大值抑制处理以确定角点值。

    图像显示电路、图像显示方法及图像显示设备

    公开(公告)号:CN112565585B

    公开(公告)日:2021-12-24

    申请号:CN201910918631.4

    申请日:2019-09-26

    Inventor: 陈恒 方励 易冬柏

    Abstract: 本发明涉及图像显示电路、图像显示方法及图像显示设备,图像显示电路包括:图像抓取模块,用于抓取第一图像并通过预设传输模式将所述第一图像输出至所述图像显示模块;图像处理模块,用于对存储器通过内存传输模式输入的数据进行处理以生成第二图像,并通过所述预设传输模式或所述内存传输模式将所述第二图像输出至所述图像显示模块;以及所述图像显示模块,其用于将所述第一图像和所述第二图像进行混叠后输出至显示屏,其中,以所述预设传输模式传输数据时所需的内存空间与内存带宽,均小于以所述内存传输模式传输数据时所需的内存空间与内存带宽。本发明通过多种电路连接方式降低了内存带宽,减少内存容量及提高了芯片系统的性能。

Patent Agency Ranking