用于DDR存储器的读控制系统
    21.
    发明公开

    公开(公告)号:CN116226032A

    公开(公告)日:2023-06-06

    申请号:CN202310159789.4

    申请日:2023-02-24

    Abstract: 本申请公开用于DDR存储器的读控制系统,读控制系统包括MCU、片外cache、以及DDR接口控制器;读控制系统被配置为读取DDR存储器;DDR存储器用于存储像素数据;DDR接口控制器与MCU读控制系统外部的DDR存储器连接,DDR接口控制器用于按照第一预设操作模式从DDR存储器读取像素数据;片外cache内设多条缓存行;片外cache通过DDR接口控制器读取像素数据,并将读取的像素数据暂存到对应一条缓存行内,当读取到的多行像素数据填满所有缓存行时,确定获取到一个检测窗口所覆盖的像素数据;每条缓存行都与MCU连接,以使MCU同时读取到各条缓存行内的像素数据,或先后读取到相应一条缓存行内的像素数据;其中,MCU是按照第二预设操作模式读取每条缓存行内的像素数据。

    一种运算加速单元及其运算方法

    公开(公告)号:CN113342719B

    公开(公告)日:2022-12-13

    申请号:CN202110735430.8

    申请日:2021-06-30

    Inventor: 常子奇 赵旺

    Abstract: 本发明公开一种运算加速单元及其运算方法,所述运算加速单元包括:操作数缓存模块,用于存储待执行计算的操作数;计算模块,包括M级数据传输控制单元和M级计算单元,用于接收控制模块传输的数据包并执行相应计算操作,将结束计算的数据包输出至控制模块;结果缓存模块,用于缓存完成全部计算操作的数据包;控制模块,用于从所述操作数缓存模块中读取操作数,生成数据包并传输至计算模块,接收计算模块的结束计算的数据包,并将完成全部计算操作的数据包传输至结果缓存模块。本加速单元单次支持的最大混合运算操作不受硬件计算资源数量的限制,降低芯片硬件成本,提高加速单元计算资源的利用率。

    一种微控制单元、其控制方法及其固件升级方法

    公开(公告)号:CN113094071A

    公开(公告)日:2021-07-09

    申请号:CN202110446144.X

    申请日:2021-04-25

    Abstract: 本发明公开了一种微控制单元、控制方法及其固件升级方法,该微控制单元包括:OTP存储器,内部配置有地址映射表,用于存储固件;OTP控制器,用于对OTP存储器进行读写操作;中央处理器CPU,用于对函数进行调用和执行;总线接口,用于执行总线读操作;地址映射模块,用于根据地址映射表对调用地址执行地址映射流程。本发明公开的微控制单元基于OTP存储器的地址映射表实现对OTP存储器中的函数的部分或全部更新升级,降低微控制单元的固件升级成本,加快了微控制单元产品的迭代更新速度,使得更多的微控制单元产品使用OTP存储器作为程序可编程存储器成为可能。

    一种恒流输出的电源系统及其控制方法、受电设备

    公开(公告)号:CN113036885A

    公开(公告)日:2021-06-25

    申请号:CN202110433297.0

    申请日:2021-04-22

    Abstract: 本发明公开了一种恒流输出的电源系统及其控制方法、受电设备,所述电源系统包括:电源模块,用于为受电设备提供电源;供电控制模块,用于提供电压调节信息以控制电源模块恒流输出;模拟数字转化模块,用于将电源模块的输出信息由模拟信号转化为数字信号;数字模拟转化模块,用于将供电控制模块提供的电压调节信息由数字信息转化为模拟信号。本发明基于模拟数字转化模块和模拟数字转化模块实现通过数字方法对电源模块的输出信息进行精准的数字化调节,实现灵活精准的控制电源系统的恒流输出,提高恒流输出的电源系统的充电方案一致性,降低了电源系统提供的充电方案通过受电设备对应充电协议所要求的标准的难度。

    电源管理芯片和电子设备
    25.
    实用新型

    公开(公告)号:CN217824708U

    公开(公告)日:2022-11-15

    申请号:CN202221583100.8

    申请日:2022-06-23

    Abstract: 本实用新型公开了一种电源管理芯片和电子设备,所述电源管理芯片包括主控制器、模块控制总线和若干功能模块,所述主控制器通过模块控制总线分别与若干功能模块相连,每个功能模块由功能单元和数字逻辑单元相互连接形成独立模块;所述主控制器用于通过模块控制总线对功能模块进行功能配置;所述模块控制总线用于进行信号传输;所述功能单元用于通过模拟信号来实现相应的功能;所述数字逻辑单元用于接收总线信号,并对各个功能单元的模拟电路进行控制。把具有强相关性的数字电路和模拟电路进行模块化设计,使芯片内部的各个功能电路模块更加独立。

Patent Agency Ranking