通信方法、装置、设备、介质、计算机程序产品及系统

    公开(公告)号:CN118353776A

    公开(公告)日:2024-07-16

    申请号:CN202410750211.0

    申请日:2024-06-12

    Abstract: 本发明公开了计算机通信技术领域内的一种通信方法、装置、设备、介质、计算机程序产品及系统。本发明所提供系统中的各个加速设备可以直接互相连接并自主通信,无需借助加速设备所属节点实现不同加速设备之间的通信;并且,不同加速设备之间的连接方式与根据节点间通信频次得到,也就是:不同加速设备之间的连接方式与系统中各节点所运行的任务的繁忙程度相匹配,由此得到的设备拓扑图适用于系统中各节点所运行的任务,能够提高加速设备之间的通信速率和带宽。

    一种加速设备及计算加速系统
    22.
    发明公开

    公开(公告)号:CN117608849A

    公开(公告)日:2024-02-27

    申请号:CN202311639194.5

    申请日:2023-12-01

    Abstract: 本发明公开了一种加速设备及计算加速系统,涉及加速计算领域,为解决计算过程数据传输延迟较大的问题,该加速设备包括计算高速链路硬核模块,用于接收主机发送的计算请求并转发;部署有非对称加密算法的加速计算模块,用于当接收到计算请求,按计算请求访问统一编址后的地址空间中主机生成的待计算数据,基于非对称加解密算法对待计算数据进行非对称加密计算得到结果数据,将结果数据写入统一编址后的地址空间,以便主机访问统一编址后的地址空间中的结果数据。本发明能够减少加速过程中的数据搬移次数,降低数据传输延迟。

    一种图数据并行处理的方法、装置、设备及可读存储介质

    公开(公告)号:CN111177482B

    公开(公告)日:2022-04-22

    申请号:CN201911402930.9

    申请日:2019-12-30

    Abstract: 本申请公开了一种图数据并行处理的方法,包括:获取图数据;对图数据中的源地址进行筛选,得到独立源地址;根据独立源地址确定对应的目的地址,并对目的地址进行筛选,得到独立目的地址;根据独立源地址和独立目的地址获取对应的独立源数据和独立目的数据,并对独立源数据和独立目的数据进行并行处理,得到并行处理结果。本申请不需要多个处理单元同时处理,仅需一个处理单元即可完成对图数据的并行处理,极大的降低图数据并行处理过程中的缓存开销及通信开销。本申请同时还提供了一种图数据并行处理的装置、设备及可读存储介质,具有上述有益效果。

    一种报文解析硬件装置及报文解析方法

    公开(公告)号:CN111031044A

    公开(公告)日:2020-04-17

    申请号:CN201911285960.6

    申请日:2019-12-13

    Abstract: 本申请公开了一种报文解析硬件装置,包括报文获取模块、报文重组模块和多个解析模块,每个解析模块对应各自的消息头标志,其中:报文获取模块获取网络报文;多个解析模块同时在网络报文中查找对应的消息头标志并进行报文解析,得到各自的报文解析结果;报文重组模块将多个报文解析结果按照预设格式重组后输出。与逐一解析每个消息头标志对应的报文消息不同,本申请中多个解析模块同时对网络报文进行报文解析并得到报文解析结果,不需进行单线等待,处理时延大幅下降,明显提高了对网络报文的解析速度,同时本申请中网络报文中出现的错误不会影响后续报文的解析,具有更高的系统容错性。本申请还相应公开了一种具有相同有益效果的报文解析方法。

    一种进程的安全防御方法、产品、装置以及介质

    公开(公告)号:CN119066652A

    公开(公告)日:2024-12-03

    申请号:CN202411045237.1

    申请日:2024-07-31

    Abstract: 本发明公开了一种进程的安全防御方法、产品、装置以及介质,涉及网络安全技术领域。通过硬件层面,额外加入安全内存控制器,位于系统总线和内存控制器之间,采用硬件和软件结合的控制方式,任何对物理内存的访问需要通过安全内存控制器的安全验证来匹配物理内存。每个安全进程记录在安全内存控制表内与特定的内存地址区间相关联,只有验证为安全进程后,才可以访问到对应的内存区域,避免在程序运行过程中,被其他非安全进程的程序窃取篡改数据。有效地防止恶意软件或其他非授权进程访问敏感的内存区域,从而提升系统整体的安全性和稳定性。

    通信方法、装置、设备、介质、计算机程序产品及系统

    公开(公告)号:CN118353776B

    公开(公告)日:2024-08-20

    申请号:CN202410750211.0

    申请日:2024-06-12

    Abstract: 本发明公开了计算机通信技术领域内的一种通信方法、装置、设备、介质、计算机程序产品及系统。本发明所提供系统中的各个加速设备可以直接互相连接并自主通信,无需借助加速设备所属节点实现不同加速设备之间的通信;并且,不同加速设备之间的连接方式与根据节点间通信频次得到,也就是:不同加速设备之间的连接方式与系统中各节点所运行的任务的繁忙程度相匹配,由此得到的设备拓扑图适用于系统中各节点所运行的任务,能够提高加速设备之间的通信速率和带宽。

    内存扩展系统、访问方法及设备、介质和计算机程序产品

    公开(公告)号:CN118426976A

    公开(公告)日:2024-08-02

    申请号:CN202410889277.8

    申请日:2024-07-04

    Abstract: 本发明公开了一种内存扩展系统、访问方法及设备、介质和计算机程序产品,涉及计算机技术领域,内存扩展系统包括N个图形处理器和N个现场可编程门阵列模组,现场可编程门阵列模组上挂载内存扩展模组,N个图形处理器环形连接,N个现场可编程门阵列模组环形连接,每个所述图形处理器连接k个现场可编程门阵列模组;现场可编程门阵列模组,用于接收内存访问请求;其中,内存访问请求包括与现场可编程门阵列模组连接的处理器和/或图形处理器和/或其他现场可编程门阵列模组发送的内存访问请求;内存扩展模组,用于响应内存访问请求。本发明实现了图形处理器的内存扩展,提升了图形处理器的处理性能。

    一种多源异构分布式系统、内存访问方法和存储介质

    公开(公告)号:CN117806553A

    公开(公告)日:2024-04-02

    申请号:CN202311843443.2

    申请日:2023-12-28

    Abstract: 本发明涉及数据存储技术领域,公开了一种多源异构分布式系统、内存访问方法和存储介质,第一统一互连总线单元通过协议适配接口模块接收第一设备发送的读请求,将第一内存单元的缓存状态设置为无效状态;将读请求封装得到的请求报文发送至第二设备的第二统一互连总线单元。第二统一互连总线单元从第二内存单元中读取数据;将第二内存单元的缓存状态设置为共享状态,将响应报文发送至第一统一互连总线单元。第一统一互连总线单元将响应报文携带的数据存储至第一内存单元;将第一内存单元的缓存状态设置为共享状态。通过在每个设备上部署统一互连总线单元,实现各设备间的一致性内存通信,实现内存共享,提升了多源异构分布式系统的性能。

    一种数据处理装置、系统及电子设备

    公开(公告)号:CN117555836A

    公开(公告)日:2024-02-13

    申请号:CN202311576289.7

    申请日:2023-11-23

    Abstract: 本发明公开了一种数据处理装置、系统及电子设备,涉及数据处理领域,为解决主机无法直接、高效地读写网卡设备的大容量内存的问题,该数据处理装置包括计算高速链路硬核模块,用于获取主机发送的任务请求,确定任务请求对应的目标内存访问模块,将任务请求下发至目标内存访问模块;支持计算高速链路协议的第一内存访问模块,用于直接对存储模块执行任务请求对应的操作;第二内存访问模块,用于根据任务请求从主机的内存中请求对应的数据帧,并基于接收到的数据帧对存储模块执行对应的操作。本发明能够使主机直接访问电子设备中的存储模块的传输层,无需映射到主机内存空间,降低对主机内存和带宽以及总线链路的带宽的占用。

    一种互联系统、设备及网络
    30.
    发明公开

    公开(公告)号:CN117421268A

    公开(公告)日:2024-01-19

    申请号:CN202311413029.8

    申请日:2023-10-27

    Abstract: 本发明公开了计算机技术领域内的一种互联系统、设备及网络。在本发明中,互联设备通过自身的PCIE接口连接多个主机,以构成mesh拓扑的主机集群或crossbar拓扑的主机集群。由于互联设备的PCIE接口被配置为EP模式,因此可在不增加硬件成本的前提下借助此互联设备实现:互联设备所连的任意主机至互联设备的网络接口的数据通路、互联设备的网络接口至互联设备任意PCIE接口所连主机的数据通路、以及互联设备的不同PCIE接口所连主机之间的数据通路,而不用借助网卡和网络连接不同主机。

Patent Agency Ranking