-
公开(公告)号:CN110286853B
公开(公告)日:2024-02-06
申请号:CN201910493272.2
申请日:2019-06-06
Applicant: 大唐微电子技术有限公司
IPC: G06F3/06
Abstract: 本申请公开了一种数据写入方法和装置、计算机可读存储介质,所述方法包括接收数据写入请求;检测预设大小的存储空间的数据是否是擦除后的数据;如果是擦除后的数据,则不执行擦除操作而直接执行硬件写操作,所述硬件写操作包括将待写入数据写入所述预设大小的存储空间;如果不是擦除后的数据,则执行擦除操作和硬件写操作。本申请通过检测预设大小的存储空间的数据是否是擦除后的数据,如果是擦除后的数据,则不执行擦除操作并直接将预设大小的待写入数据写入所述存储空间,减少了不必要的擦除操作,延长了存储设备的擦写寿命,节省了操作时间。
-
公开(公告)号:CN111913038B
公开(公告)日:2023-12-19
申请号:CN202010494424.3
申请日:2020-06-03
Applicant: 大唐微电子技术有限公司
IPC: G01R23/02
Abstract: 本发明公开了一种多路时钟信号频率检测装置,包括,控制模块、时钟切换模块和频率检测模块;所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。本发明还公开了一种多路时钟信号频率检测的方法。
-
公开(公告)号:CN111737177B
公开(公告)日:2022-03-18
申请号:CN202010419870.8
申请日:2020-05-18
Applicant: 大唐微电子技术有限公司
Abstract: 本申请实施例公开了一种芯片在BOOT态下通讯接口的识别方法和装置。所述装置包括:输入输出IO接口,作为至少两个通讯接口模块的IO接口,其中所述至少两个通讯接口模块所支持的通讯协议不同;信号识别电路,与所述IO接口相连,用于按照预先获取的通讯协议中信号的特征信息,对所述信号进行识别,得到所述信号所使用的通讯协议;处理器,与所述信号识别电路相连,用于控制所述IO接口与识别得到的通讯协议对应的通讯接口模块进行通讯。
-
公开(公告)号:CN111913038A
公开(公告)日:2020-11-10
申请号:CN202010494424.3
申请日:2020-06-03
Applicant: 大唐微电子技术有限公司
IPC: G01R23/02
Abstract: 本发明公开了一种多路时钟信号频率检测装置,包括,控制模块、时钟切换模块和频率检测模块;所述控制模块设置为,根据预设的检测配置参数,依次指示所述时钟切换模块切换多路时钟信号中的一路为要进行检测的时钟信号,并将收到的检测结果保存为该路时钟信号的检测结果;所述时钟切换模块设置为,根据所述控制模块的指示,从接入的所述多路时钟信号中,确定要进行检测的一路时钟信号,输出到所述频率检测模块;所述频率检测模块设置为,对输入的所述一路时钟信号进行频率检测,并输出检测结果到所述控制模块。本发明还公开了一种多路时钟信号频率检测的方法。
-
公开(公告)号:CN107991572A
公开(公告)日:2018-05-04
申请号:CN201711004055.X
申请日:2017-10-24
Applicant: 大唐微电子技术有限公司
IPC: G01R31/02
Abstract: 本申请公开了一种芯片顶层覆盖完整性保护方法及装置,应用于物理层保护电路,物理层保护电路被分为n组,每组m条金属线,包括:产生一组随机二进制数并输入到每组m条金属线的输入端;分别在攻击检测周期和检测周期检测m条金属线的输出信号,检测周期为预先估计的信号在金属线中传输的时间,攻击检测周期为预先估计的当金属线被短接时信号在金属线中传输的时间;如果在攻击检测周期检测出的输出信号与输入的随机二进制数相同,或者在检测周期检测出的输出信号与输入的随机二进制数不同,则判断芯片遭到短接或划断攻击。本申请通过在每个检测周期内对金属线的输入输出信号进行两次对比检测,增大了芯片顶层金属覆盖的防攻击力度。
-
公开(公告)号:CN104536512B
公开(公告)日:2017-12-26
申请号:CN201410818440.8
申请日:2014-12-24
Applicant: 大唐微电子技术有限公司
IPC: G06F1/08
Abstract: 本发明提供一种基于场强自适应的时钟管理方法及装置,上述方法包括以下步骤:芯片被唤醒时,若在非接触界面工作并使能场强自适应时钟切换参数,则目的时钟控制模块根据接收的场强指示信号的值,获取目的时钟值并将所述目的时钟值发送至时钟频率切换控制模块;所述时钟频率切换控制模块根据接收的目的时钟值,调整时钟频率选择值并将调整后的所述时钟频率选择值输出至时钟切换模块;所述时钟切换模块根据接收的所述时钟频率选择值,输出时钟频率结果值。本发明采用硬件根据外部场强的高低配置芯片工作的时钟频率,并逐步切换到相应的目的时钟频率,实现了一种场强自适应的时钟管理方案。
-
公开(公告)号:CN104076863B
公开(公告)日:2017-03-01
申请号:CN201410310730.1
申请日:2014-07-01
Applicant: 大唐微电子技术有限公司
IPC: G06F1/04
Abstract: 本发明提供了一种时钟切换装置,包括:切换控制电路和时钟切换电路,其中:所述切换控制电路,用于在时钟切换使能信号有效时,依序生成N个时钟选择信号并输出到时钟切换电路;所述时钟切换电路,用于根据所述依序生成的N个时钟选择信号,从输入的N个不同频率的时钟信号中依序选择一个时钟信号输出;其中,所述N个时钟选择信号生成的顺序使得所述时钟切换电路选择输出的时钟信号的频率从高到低或者从低到高依次变化,N≥3。本发明采用硬件电路来控制输出时钟频率逐渐变化,可以实现快速、平滑的时钟切换。
-
公开(公告)号:CN104393869A
公开(公告)日:2015-03-04
申请号:CN201410777087.3
申请日:2014-12-15
Applicant: 大唐微电子技术有限公司
IPC: H03L7/06
Abstract: 本发明提供一种动态控制频率范围的方法及电路装置,上述方法包括以下步骤:控制模块根据得到的基准频率索引值,获取基准频率并将所述基准频率发送至结果比较模块,同时通过结果比较模块触发定时器开始定时和计数器开始计数;定时时间到达时,计数器停止计数并将计数值发送至所述结果比较模块;所述结果比较模块根据获得的基准频率和计数值,获得调整后的晶振频率值并将所述调整后的晶振频率值分别与预设的晶振频率最高值、预设的晶振频率最低值进行比较并根据比较结果,按照预设处理策略,进行相应处理。本发明实现了晶振频率范围可变,灵活性得到很大的提升,更好地实现了功耗与性能的平衡。
-
公开(公告)号:CN104076863A
公开(公告)日:2014-10-01
申请号:CN201410310730.1
申请日:2014-07-01
Applicant: 大唐微电子技术有限公司
IPC: G06F1/04
Abstract: 本发明提供了一种时钟切换装置,包括:切换控制电路和时钟切换电路,其中:所述切换控制电路,用于在时钟切换使能信号有效时,依序生成N个时钟选择信号并输出到时钟切换电路;所述时钟切换电路,用于根据所述依序生成的N个时钟选择信号,从输入的N个不同频率的时钟信号中依序选择一个时钟信号输出;其中,所述N个时钟选择信号生成的顺序使得所述时钟切换电路选择输出的时钟信号的频率从高到低或者从低到高依次变化,N≥3。本发明采用硬件电路来控制输出时钟频率逐渐变化,可以实现快速、平滑的时钟切换。
-
公开(公告)号:CN203799408U
公开(公告)日:2014-08-27
申请号:CN201420138104.4
申请日:2014-03-25
Applicant: 大唐微电子技术有限公司
IPC: G06K19/08
Abstract: 双界面智能卡输入输出单元供电电路和电源管理装置,涉及电源管理领域,信号输入端分别与第一静电释放保护电路的正极端、第二静电释放保护电路的负极端和限流电阻的一端相连,第一静电释放保护电路的负极端与接触式电源相连,第二静电释放保护电路的正极端与接地电源相连,限流电阻的另一端分别与上拉电路开关的一端、下拉电路开关的一端和施密特电路的输入端相连,上拉电路的电阻的一端与选择电源相连,下拉电路的电阻的一端与接地电源相连,施密特电路的电源由选择电源提供,施密特电路的接地端与接地电源相连,施密特电路的输出端与电平转换电路的输入端相连,电平转换电路的电源由内部电源提供,电平转换电路的接地端与接地电源相连。
-
-
-
-
-
-
-
-
-