基于FPGA可重构计算的网络安全监测装置及设计方法

    公开(公告)号:CN119210861A

    公开(公告)日:2024-12-27

    申请号:CN202411373509.0

    申请日:2024-09-29

    Abstract: 本发明公开了基于FPGA可重构计算的网络安全监测装置及设计方法,包括:通用微处理器、输入输出单元以及可重构处理单元;输入输出单元通过总线与可重构处理单元交互连接;通用微处理器通过总线与可重构处理单元交互连接,通用微处理器用于发送控制信号至所述可重构处理单元中;可重构处理单元为FPGA配置电路,包括:I/O FPGA芯片、第一Computing FPGA芯片、第二Computing FPGA芯片,I/O FPGA芯片接收控制信号启动配置过程;配置完成后,所述可重构处理单元具有能用于网络安全监测的规则匹配和网络转发功能。本发明能够更加灵活的应对网络安全错综复杂的监测环境,实现可靠稳定的网络安全监测,能够最大程度上避免外部设备对电网设备的入侵,保护了电网设备的安全运行。

Patent Agency Ranking