基于线性运算的时间交织ADC采样时间适配矫正方法

    公开(公告)号:CN117879604A

    公开(公告)日:2024-04-12

    申请号:CN202410149802.2

    申请日:2024-02-02

    Abstract: 本发明涉及集成电路设计领域,公开了基于线性运算的时间交织ADC采样时间适配矫正方法,其包括误差提取、斜率提取与误差运算。误差提取步骤用于提取当前ADC采样通道时刻与前、后通道采样时间的中心点的偏离程度。斜率提取步骤通过改变通道的延时,提取出对应于当前信号的偏离程度对时间的变化率。误差运算步骤利用提取的斜率和各通道的误差值,计算出各通道的补偿值。本发明的有益效果为:本发明利用斜率计算,切断了误差的传递,一次性得出所有通道的补偿值。在同样的时钟周期下,本算法能够更快且更精确的收敛到解。本发明尤其适用于超多通道、所需矫正量随时间变化较快的模数转换器上。

    高隔离度混频器电路
    24.
    发明公开

    公开(公告)号:CN114337550A

    公开(公告)日:2022-04-12

    申请号:CN202111683063.8

    申请日:2021-12-31

    Abstract: 本发明提供一种高隔离度混频器电路,用于对输入的信号进行下变频或者上变频处理,射频变压器将信号输入端口输入的单端信号转换为差分信号,并输出差分信号给混频器核;本振信号输入端口用于向混频器核输入本振信号;混频器核包括晶体管对,根据场晶体管对栅极和漏极间的非线性频率转移特性,完成对差分信号的下变频或者上变频处理后,输出双路信号给中频变压器;中频变压器将双路信号转换成单路信号给信号输出端口;能够实现下变频或者上变频处理的高隔离度,保证电路性能较优,采用有源结构,得到高隔离度的同时,能够获得很好的变频增益。

    一种用于顺序等效采样系统中的窄脉冲产生电路

    公开(公告)号:CN108418570A

    公开(公告)日:2018-08-17

    申请号:CN201810592422.0

    申请日:2018-06-11

    Abstract: 本发明公开了一种用于顺序等效采样系统中的窄脉冲产生电路,包括依次连接的晶振、边沿锐化电路、雪崩三极管单管放大电路以及整形网络,所述边沿锐化电路用于将晶振产生的方波信号进行边沿锐化;所述雪崩三极管单管放大电路用于将锐化后的方波信号进行雪崩放大,产生一个高斯脉冲信号,以调节脉冲的幅度;所述RC整形网络用于将高斯脉冲信号进行整形,对脉冲的底部脉冲宽度进行调节,形成一个窄脉冲信号。本发明窄脉冲电路结构简单,底部脉冲宽度窄,有利于提高整个顺序采样系统的信噪比。

    一种跳变检测器及时钟频率调节系统的控制电路

    公开(公告)号:CN107565953A

    公开(公告)日:2018-01-09

    申请号:CN201710975393.1

    申请日:2017-10-18

    Abstract: 本发明公开了一种跳变检测器,包括第一PMOS管、第一NMOS管、一个CMOS传输门、一个反相器和一个异或门,可用于在线时序监测,用来监测输入数据是否晚到,即是否在时钟跳变沿之后到来。与传统跳变检测器相比,本发明结构精简,只有16个晶体管,大大减小了跳变检测器的面积。近阈值宽电压的跳变检测器配合触发器工作,其输入端和触发器的输入端相连,在检测窗口内能有效监测数据跳变情况,输出时序预警信号。另外,公开了一种时序预警控制系统,包括动态或门,频率控制状态机以及锁相环。

    一种超宽带探地雷达控制系统

    公开(公告)号:CN208283773U

    公开(公告)日:2018-12-25

    申请号:CN201820893603.2

    申请日:2018-06-11

    Abstract: 本实用新型公开了一种超宽带探地雷达控制系统,包括同步时钟生成电路;GPS定位模块;测量轮编码器模块;用于等效采样的数控延时电路、ADC模数转换电路;以及主控制器。所述同步时钟生成电路,GPS定位模块,测量轮编码器模块,数控延时电路,模数转换电路均与主控制器相连接。所述的同步时钟生成电路还与外部超宽带雷达发射机相连。所述数控延时电路还与外部等效采样取样脉冲发生电路相连。所述ADC模数转换电路还与外部等效采样取样门相连。所述主控制器还通过以太网与外部服务器相连。本实用新型缩小了超宽带探地雷达控制系统的体积,简化了系统的连接线缆,提高了超宽带雷达系统可靠性。(ESM)同样的发明创造已同日申请发明专利

    一种跳变检测器及时钟频率调节系统的控制电路

    公开(公告)号:CN207321227U

    公开(公告)日:2018-05-04

    申请号:CN201721346348.1

    申请日:2017-10-18

    Abstract: 本实用新型公开了一种跳变检测器,包括第一PMOS管、第一NMOS管、一个CMOS传输门、一个反相器和一个异或门,可用于在线时序监测,用来监测输入数据是否晚到,即是否在时钟跳变沿之后到来。与传统跳变检测器相比,本实用新型结构精简,只有16个晶体管,大大减小了跳变检测器的面积。近阈值宽电压的跳变检测器配合触发器工作,其输入端和触发器的输入端相连,在检测窗口内能有效监测数据跳变情况,输出时序预警信号。另外,公开了一种时序预警控制系统,包括动态或门,频率控制状态机以及锁相环。(ESM)同样的发明创造已同日申请发明专利

Patent Agency Ranking