一种硬件冗余的通信架构
    22.
    发明公开

    公开(公告)号:CN110597124A

    公开(公告)日:2019-12-20

    申请号:CN201910878671.0

    申请日:2019-09-18

    Abstract: 本发明公开了一种硬件冗余的通信架构,包括两路相互独立的硬件接口:第一、二硬件接口、主从FPGA模块和主从DSP模块;外部双通道物理接口分别对应连接第一、二硬件接口,第一、二硬件接口分别对应连接主FPGA模块和从FPGA模块;主从FPGA模块分别对应连接主从DSP模块;主从FPGA模块之间、主从DSP模块之间均通过高速数据冗余通道进行数据交互,主FPGA和主DSP之间通过高速总线实现数据交互,从FPGA和从DSP之间通过高速总线进行数据交互。本发明的通信架构,能够在单设备上实现双链路双系统独立运行,同时互为冗余互相监视,抗硬件异常的能力大大提高,通信速度和实时性相对传统现场总线明显提升。

    一种主从系统内串行报文对时的方法和装置

    公开(公告)号:CN110492965A

    公开(公告)日:2019-11-22

    申请号:CN201910836252.0

    申请日:2019-09-05

    Abstract: 本发明公开一种主从系统内串行报文对时的方法和装置,系统内包含一个主机以及至少一个从机,主从机间使用高速串行总线通信。主机作为时钟源,从机作为被授时装置。对时流程由以下步骤:主机下发对时报文,发出的对时报文中包含发送起始时刻对应的精确时间戳;从机接收主机下发的对时报文,并记录接收报文的时刻;获取报文发送传输延时;从机根据主机对时报文中时间戳、报文发送传输延时和晶振偏差,推算本地与主机时钟源的精确时间差,进而推算本地精确时间。本系统使用一条高速串行通信总线,完成精确的报文对时和高速数据通信,减少了布线复杂度和成本,具有较高的实用价值。

    一种自适应的键相信号预处理电路及其工作方法

    公开(公告)号:CN110488190A

    公开(公告)日:2019-11-22

    申请号:CN201910777182.6

    申请日:2019-08-22

    Abstract: 本发明提出一种自适应的键相信号预处理电路,包含高通滤波模块、幅值衰减模块、低通滤波模块、峰谷检波模块、比较整形模块和CPLD模块。所述幅值衰减模块、低通滤波模块、峰谷检波模块、比较整形模块和CPLD模块形成闭环控制系统。所述幅值衰减模块可以程控设置衰减系数档位对输入信号的幅值进行衰减。所述CPLD模块根据捕获的整形后的键相信号特征进行分析处理,设置所述幅值衰减模块合适的衰减系数档位。本发明同时提出了相应的工作方法。本发明的电路具备结构简单、成本低、可靠性高、不需人为操作和自适应的的优点。

    串补集中式采集系统保护动作延时测量系统及方法

    公开(公告)号:CN107797052A

    公开(公告)日:2018-03-13

    申请号:CN201610798506.0

    申请日:2016-08-31

    CPC classification number: G01R31/3278

    Abstract: 本发明公开一种串补集中式采集系统保护动作延时测量系统及方法,系统包括信号发生装置、远端信号采集模块、合并单元、保护装置、波形记录装置和信号处理单元,方法的步骤是:信号发生装置向远端信号采集模块施加模拟量,该模拟量同时接入波形记录装置;远端信号采集模块将模拟量信号转换为数字信号,传输到合并单元;合并单元将数字信号转发给保护装置,保护装置判断是否发生故障,达到动作定值后发送保护动作信号,闭合输出继电器,继电器的动作信号接入波形记录装置;信号处理单元计算信号发生装置输出的信号和继电器的动作信号的相位差,得到保护动作延时。此技术方案可准确测量串补集中式采集系统的保护动作延时,为保护定值的选择提供依据。

    一种高安全性电气保护测控方法及装置

    公开(公告)号:CN106505510A

    公开(公告)日:2017-03-15

    申请号:CN201610927533.3

    申请日:2016-10-31

    CPC classification number: H02H1/0092

    Abstract: 本发明公开一种高安全性电气保护测控方法及装置。采用两个处理器,其中第一处理器负责电气保护测控及算法的运行,第二处理器仅实现电气设备的人机界面(HMI)、按键、事件、录波以及通讯接口等辅助功能,第一、第二处理器采用共享内存的方式进行数据交换,通过共享内存双重化配置及第二处理器对共享内存的写保护功能等措施,使第二处理器故障不会影响第一处理器保护功能的运行及出口。第一处理器内置RAM、FLASH错误检查和纠正(ECC)功能等内部诊断技术以及交流模拟量输入模块双重化配置、开关量输入模块双重化配置等冗余设计功能,提高第一处理器的运行可靠性,通过第一处理器内部双核相互实时校验、提高了电气保护测控方法及装置的安全性,能够有效防止电气保护测控方法及装置失效对人身、设备安全的危害。

    一种双波长工作的光纤电流互感器及测量电流的方法

    公开(公告)号:CN105445519A

    公开(公告)日:2016-03-30

    申请号:CN201410405071.X

    申请日:2014-08-15

    Abstract: 本发明为双波长工作的光学电流互感器。该结构的光纤电流互感器有两套独立的光源和调制解调系统,共用同一套光纤延迟线和传感环。两束光的波长呈奇数倍,通常为三倍。一束光的四分之一波片相对于另一束光可能是四分之一波片或者四分之三波片。所以波片可以将两束不同波长的线性偏光同时变为圆偏光,或者同时将圆偏光变为线性偏光。不同波长的光经历相同的传输路径,记录了相同的震动和温度干扰。通过对双波长探测结果做差分处理,可以有效的抑制了震动带来的影响;通过对双波长探测结果做对比和查菲尔德常数表,可以有效的抑制了温度带来的影响,从而提高光纤电流互感器的精度。

Patent Agency Ranking