一种无人机管控方法
    21.
    发明公开

    公开(公告)号:CN107132547A

    公开(公告)日:2017-09-05

    申请号:CN201710457723.8

    申请日:2017-06-16

    CPC classification number: G01S19/015 G08G5/0095

    Abstract: 本发明提供了一种无人机管控方法,通过对卫星导航信号和无人机遥控信号的压制干扰和欺骗干扰的结合使用,使用卫星导航系统的相关参数,按照已经公开的报文格式来伪造位置信息和时间信息自主生成式的卫星导航欺骗信号从而引诱无人机改变飞行方向,飞行到目标区域,然后再通过压制干扰使无人机迫降或悬停。通过对无人机的遥控信号进行压制干扰使其失控,并利用自主生成的虚假卫星导航信号篡改无人机的定位结果,逐步引导无人机飞往指定的目标区域中,再采用其他手段对其进行处置,达到对无人机在指定目标区域进行有效管控的目的。

    一种用一个N点复数FFT计算2N实序列的方法及系统

    公开(公告)号:CN106533435A

    公开(公告)日:2017-03-22

    申请号:CN201610861661.2

    申请日:2016-09-29

    CPC classification number: H03L7/16

    Abstract: 本发明涉及数字信号处理技术,本发明公开了一种用一个N点复数FFT计算一个2N实序列FFT的方法,其步骤为:步骤一、针对参考信号产生两路同源基准参考信号,两路同源基准参考信号分别输入倍频梳线信号产生单元和锁相基带信号产生单元;所述倍频梳线信号产生单元接收外部输入的基准参考信号,并应用基准参考信号产生宽带、低相噪的梳状谱信号;锁相基带信号产生单元接收外部输入的基准参考信号,基准参考信号通过锁相基带信号产生单元产生低频、小步进的锁相基带信号;步骤二、将步骤一产生的梳状谱信号和锁相基带信号进行混频,然后经过分段滤波放大处理后,最终形成宽带、小步进、低相噪的频率合成信号输出。较单环锁相频率源相位噪声优化15dB以上。

    一种数据线序识别交换方法及装置

    公开(公告)号:CN118394705A

    公开(公告)日:2024-07-26

    申请号:CN202410342980.7

    申请日:2024-03-25

    Abstract: 本申请公开了一种数据线序识别交换方法及装置,将多个初始通道对齐序列的字节序列进行Lane间重对齐确定第一初始通道对齐序列,然后在第二初始通道对齐序列中根据低位字节分别确定每路Lane数据的配置寄存器LID、配置寄存器DID以及配置寄存器BID,再根据配置寄存器DID以及配置寄存器BID共同确定数据来源,将每路Lane数据的配置寄存器LID和接收端的Lane顺序编号按照顺序进行排序,之后两两匹配的得到AD内部Lane正确线序,通过自动交换AD内部Lane线序到正确顺序,在局部错误的光路路由条件下确保AD数据的正确接收,并核对数据来源是否和预期一致,从而加速远程JESD204B协议的开发应用过程,减少系统返工时间与物料成本。

    基于转移分析的频率信号分类方法及装置

    公开(公告)号:CN114818808B

    公开(公告)日:2023-04-14

    申请号:CN202210442963.1

    申请日:2022-04-25

    Inventor: 张伟 王刚 陈善涛

    Abstract: 本发明公开了一种基于转移分析的频率信号分类方法、装置、设备及存储介质,该方法包括获取每个待检测频率信号的检测描述字建立频率直方图;基于频率直方图,将待检测频率信号划分为若干信号组,为每个信号组生成节点,并根据节点构建频率转移关系图;根据每个节点之间的转移频数,对频率转移关系图进行拆分和剔除处理,判断剔除后的频率转移关系图中各节点的连接关系是否发生变化;若是,重新构建频率转移关系图;若否,根据频率转移关系图中各节点对应的频率范围,对待检测频率信号进行分类。本发明通过分析每组信号的转移关系,以此确定频率分类门限,并根据频率分类门限进行频率信号分类,能够有效解决信号频率为跳频时导致判定错误的问题。

    一种多模块多通道采集同步系统及工作方法

    公开(公告)号:CN106406174B

    公开(公告)日:2018-07-24

    申请号:CN201610861347.4

    申请日:2016-09-29

    Abstract: 本发明公开了一种多模块多通道采集系统同步方法及工作方法。所述系统包括秒脉冲信号生成单元、至少两个内部设置有输入输出延迟单元IODELAY的FPGA、若干分别与各个FPGA对应连接的AD芯片。其中一个FPGA接收秒脉冲信号,并将输入的秒脉冲信号同步到与该FPGA相连接的AD芯片的采集时钟,母板将同步后时钟信号与秒脉冲信号传输到各个FPGA上,各个FPGA同时使用采集时钟采样经过输入输出延迟单元IODELAY后的同源秒脉冲信号,根据秒脉冲的到达来实现不同FPGA之间的同步。本发明通过硬同步来进行同步采样,对秒脉冲信号进行同步处理后便可保证秒脉冲后各FPGA采到的数据流是同步的,各通道采样数据相互间的相位关系不随时间变化,从而实现同步采样的功能。

    一种多模块多通道采集同步系统及工作方法

    公开(公告)号:CN106406174A

    公开(公告)日:2017-02-15

    申请号:CN201610861347.4

    申请日:2016-09-29

    CPC classification number: G05B19/0425 G05B2219/2612

    Abstract: 本发明公开了一种多模块多通道采集系统同步方法及工作方法。所述系统包括秒脉冲信号生成单元、至少两个内部设置有输入输出延迟单元IODELAY的FPGA、若干分别与各个FPGA对应连接的AD芯片。其中一个FPGA接收秒脉冲信号,并将输入的秒脉冲信号同步到与该FPGA相连接的AD芯片的采集时钟,母板将同步后时钟信号与秒脉冲信号传输到各个FPGA上,各个FPGA同时使用采集时钟采样经过输入输出延迟单元IODELAY后的同源秒脉冲信号,根据秒脉冲的到达来实现不同FPGA之间的同步。本发明通过硬同步来进行同步采样,对秒脉冲信号进行同步处理后便可保证秒脉冲后各FPGA采到的数据流是同步的,各通道采样数据相互间的相位关系不随时间变化,从而实现同步采样的功能。

    一种未知协议报文格式推断方法

    公开(公告)号:CN104935567A

    公开(公告)日:2015-09-23

    申请号:CN201510185514.3

    申请日:2015-04-20

    CPC classification number: H04L69/06 H04L69/166

    Abstract: 本发明提出一种未知协议报文格式推断方法,捕获网络上的原始数据包,根据数据包的长度建立序列比对二叉树,从二叉树叶子节点向上进行序列比对,序列比对采用基于动态规划的序列比对算法,所有节点序列比对结束后得到具有相同的长度叶子节点对齐的结果,根据结果寻找相同的部分,实现自动对未知协议报文格式推断并输出。该发明提供的一种基于数据包序列比对的自动未知协议报文方法较之现有人工参与的未知数据包格式推断方法,在采集数据包数目确定的基础上,可以降低人工参与的工作量实现自动推断;在没有数据包格式任何先验信息的条件下,可以实现对未知协议数据包格式的有效推断。

Patent Agency Ranking