一种开关频率范围可调的数字脉宽调制装置及方法

    公开(公告)号:CN103368538A

    公开(公告)日:2013-10-23

    申请号:CN201310241981.4

    申请日:2013-06-18

    Abstract: 本发明涉及一种开关频率范围可调的数字脉宽调制装置及方法,属于电力电子技术领域。本发明根据伪随机码发生器产生的伪随机码进行周期计算,获得周期计数点数;再通过时钟进行周期计数,并依据输入参考波和周期计数点数进行信号调制计算,获得正电平计数点数;最后根据正电平计数点数和周期计数值,由脉冲发生处理输出脉宽调制脉冲信号。该方法实现了开关频率范围可调,以避免开关电源对特定频率的通信信号的干扰,满足特殊应用场合的电磁辐射要求;采用数字方式实现脉宽调制PWM信号的发生,且方法简单,便于实现和移植。

    一种有功功率和无功功率的误差补偿方法

    公开(公告)号:CN102854381A

    公开(公告)日:2013-01-02

    申请号:CN201210365135.9

    申请日:2012-09-27

    Abstract: 本发明涉及一种有功功率和无功功率的误差补偿方法,属于交流电路参数测量技术领域。本发明首先对采样后的有功功率和无功功率进行平均计算,得到平均有功功率和平均无功功率,然后对平均有功功率和平均无功功率进行偏移误差补偿、比例误差补偿和角度误差补偿,以得到最终的有功功率和无功功率输出;有功偏移误差设置值、无功偏移误差设置值、比例误差调整系数和角度误差调整系数是通过直接的校正计算处理获得,不但使各校正参数能够准确计算和设置,而且还对由共模噪声所引起的偏移误差进行了补偿,补偿精度高。

    一种非侵入式电力负荷分解方法

    公开(公告)号:CN105404784A

    公开(公告)日:2016-03-16

    申请号:CN201510891210.9

    申请日:2015-12-07

    Abstract: 本发明涉及一种非侵入式电力负荷分解方法,属于电力计量技术领域。本发明首先采集各用电设备投切时的瞬时电流,引入基函数对其进行分解,以得到各用电设备投切时的电流幅值;以用户电力入口处的电流幅值与各投入用电设备电流幅值之差的最小值为目标函数;利用最优化算法求解上述目标函数,所得结果即为电力负荷中各用电设备的投切情况。本发明能够在线实时得到电力负荷的投切情况,分解方法不仅具有较高的精度和较好的稳定性,且计算速度快,可应用于电力系统负荷监测、用电分析,负荷节能、负荷预测和负荷建模等多个技术领域,对全社会节能和电力系统规划及运行都有十分重要的意义。

    一种开关电源及其电压保护方法

    公开(公告)号:CN103166199A

    公开(公告)日:2013-06-19

    申请号:CN201310121503.X

    申请日:2013-04-09

    Abstract: 本发明公开了一种开关电源及其保护方法,该开关电源在整流器与整流稳压电容的串联支路中串设有一个由电压保护控制电路控制的接入开关,并将整流稳压电容的电压接入开关控制电路,通过电压阈值电路比较判断整流电压与预设的电压阈值的比较结果,由电压保护控制电路实现对开关电源的开关控制电路的使能状态和接入开关状态的控制,即增加了由接入开关实现的耐压保护功能,进而实现欠压、过压、耐压保护功能。该方法通过接入控制开关的断开实现了对整流稳压电容、开关控制电路及其内部功率开关管的电压保护,降低了对这些元件的耐压要求,减小了开关电源的成本和体积。

    一种针对CPU模块的测试系统

    公开(公告)号:CN102981093A

    公开(公告)日:2013-03-20

    申请号:CN201210463004.4

    申请日:2012-11-16

    Abstract: 本发明涉及一种针对CPU模块的测试系统,该系统包括电脑测试主机和CPU模块测试装置,电脑测试主机通过USB数据线经过CPU模块测试装置实现对待测CPU模块上CPU的状态寄存器访问和测试程序执行;CPU模块测试装置由CPU模块测试接口、USB调试从接口、电源控制电路、USB主接口测试电路、外扩总线测试电路、IO测试电路、以太网接口测试电路和时钟后备电源测试电路组成。本发明不仅实现了对CPU模块质量的测试,而且能够定位具体故障的线路和芯片位置;通过电源控制电路实现了待测CPU模块的延时上电保护和电源短路检测,从而实现检测过程的带电插拔;整个测试系统结构简单、操作便捷。

    防双高驱动电平的磁保持继电器驱动电路

    公开(公告)号:CN102664125A

    公开(公告)日:2012-09-12

    申请号:CN201210153666.1

    申请日:2012-05-17

    Abstract: 本发明涉及一种防双高驱动电平的磁保持继电器驱动电路,所述驱动电路为桥式驱动电路,其第一桥臂对应的第一三极管的基极连接所述驱动电路的第一驱动端,第二桥臂对应的第二三极管的基极连接所述驱动电路的第二驱动端;所述驱动电路还包括一个防止第一三极管的基极与第二三极管的基极同时出现高电平的箝位电路。本发明用其中一个控制IO(驱动端)口去控制另外一个控制IO口,在给高优先级的控制IO口高电平时强行将另外一个控制IO口置低电平,有效防止在双高电平对驱动电路的损坏,同时将磁保持继电器置于已知的可控状态,达到有效防止控制IO口电平的不确定性对驱动电路造成损坏保护仪器,并可靠的将磁保持继电器置于可控状态的目的。

Patent Agency Ranking